• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • wb_lpc添加进e203,寄存器读写都不行是为什么?

    ; wireplc0_icb_rsp_err; wire[31:0] plc0_wishbone_addr;// lower address bits wire[31:0]plc0_wishbone

    2023-08-12 08:26

  • 地址线的转换

    我现在有个8位数据线的CPU,要连到32位数据线的WISHBONE,大家有什么想法没,我不知道怎么做了

    2014-12-01 20:04

  • 信号无法合成

    你好,我在一辆多良好的公共汽车上工作,当Isynthetize我有下一个问题:第122行:信号数据无法合成,同步描述不良。当前软件版本不支持您用于描述同步元素(寄存器,内存等)的描述样式。问题出在这里:进程(RST_I,DATp_I,DATm_I,cnt2)开始if(rising_edge(RST_I))然后cnt数据'0'); elsif(rising_edge(DATp_I)和cnt data(cnt)cnt elsif(rising_edge(DATm_I)和cnt cnt data(cnt)elsif(cnt2 = count_module)然后cnt数据'0');结束if;结束进程;

    2020-04-15 10:14

  • DDR3 SDRAM的简单代码如何编写

    嗨,我是FPGA领域的新手。现在我正在使用Genesys2。我必须控制DDR3内存。我在Digilent网站上找到了一些使用micrlaze处理器的DDR3示例。但是,在我的情况下,我不必使用microblaze处理器。我必须通过DDR3内存发送一些固定值,如8位数据(X'FF'),即我将该数据写入Genesys2 DDR3内存并从内存中读出数据。我已经通过Xilinx网络设备视频手册ug_586了。但是我还不清楚如何开始编写DDR3内存。我的问题是:1)是否可以使用示例代码而不使用微处理器处理器用于DDR3内存?或任何启动代码来控制DDR3内存的建议。实际上,我是以任何方式做到的。所以任何有用的建议将不胜感激。谢谢。以上来自于谷歌翻译以下为原文Hi,I am very new at field of FPGA. Now I am working Genesys2. I have to control DDR3 memory. I find some examples in Digilent site for DDR3 using microblaze processor. But, in my case I don't have to use microblaze processor. I have to send some fixed value through the DDR3 memory like 8-bit data (X'FF') i.e. I will write that data into the Genesys2 DDR3 memory and readout the data from the memory. I already go through Xilinx network device video manual ug_586 . But still it is not clear to me how to start coding for the DDR3 memory. My questions are:1) Is it possible to have example code without using microblaze processor for DDR3 memory?Or any suggestion for starting code to control DDR3 memory.Actually, I have do it in any way. So any helpful suggestion will be appreciated.Thank you.

    2019-05-05 15:29

  • 如何采用OR1200实现多路正弦波信号发生器专用芯片的设计

    本文介绍了一种工作频率为25 MHz、可进行异步串行通信、频率相位可调的3路正弦波信号发生器专用芯片的设计方法。

    2021-05-06 08:41

  • 怎样去构建一种SoC系统验证平台?

    SoC系统验证平台总体框架是怎样的?SoC系统验证平台如何去构建?

    2021-04-28 07:13

  • SoC验证平台的FPGA综合怎么实现?

    SoC芯片的规模一般远大于普通的ASIC,同时深亚微米工艺带来的设计困难等使得SoC设计的复杂度大大提高。仿真与验证是SoC设计流程中最复杂、最耗时的环节,约占整个芯片开发周期的50%~80%,采用先进的设计与仿真验证方法成为SoC设计成功的关键。一个简单可行的SoC验证平台,可以加快SoC系统的开发与验证过程。FPGA器件的主要开发供应商都针对自己的产品推出了SoC系统的开发验证平台,如基于NiosII微处理器的SOPC系统与基于MicroBlaze微处理器的SOPC系统等。它们功能强大,而且配有相应的开发环境与系统集成的IP核。但每个器件厂商的SOPC系统只适用于自己开发的器件,同时需要支付相应的使用费用且没有源代码,所以在学习以及普通设计开发验证中使用起来会有诸多的不便。

    2019-10-11 07:07

  • 请问怎样去设计一种水文测报通信系统?

    如何去实现水文测报通信系统的硬件平台?如何去实现水文测报通信系统的软件功能?

    2021-05-28 07:01

  • 如何将FP51-1T移植到STEP-MAX10开发板上?

    FP51-1T是什么?如何将FP51-1T移植到STEP-MAX10开发板上?

    2021-06-18 08:41

  • 怎么设计JavaCard CPU?

    Java处理器有哪几种实现方式?怎么设计JavaCard CPU?JavaCard CPU测试平台的FPGA实现

    2021-05-07 06:57