LockStep中文翻译为“锁步”,支持L ockStep架构的CPU,称为‘锁步核”。锁步核指的是由两个处理器构成的互相监控的冗余系统该系统可以不间断的检查程序运行的正确性,并能够检测出处理器错误,建立故障抑制区,防止故障蔓延。
2023-04-20 10:50
具体的步骤是什么?软件如何实现?开启PSCON lockstep就会触发比较吗?谢谢!
2018-05-22 00:03
一、ARM双核Lockstep架构文中提出的ARM双核lockstep架构如下图所示,该架构中有两个CPU、两个BRAM、一个checker和一个DDR Memory。为了防止两个CPU同时竞争
2022-05-30 11:11
我对解耦核心(S32K324)和锁步核心(S32K344)有疑问Lockstep core in S32K344 即使有2个内核也不能同时处理双重任务? 如果我的应用程序需要性能和较低的安全性,那么 S32k324 是比 S32k344 更好的选择吗?
2023-03-14 08:37
我目前正在使用 AURIX™ TC234。 我通过配置 BMHD0 的体重指数设法激活了锁定。 我能够使用 JTAG 调试器(UDE)观察到锁步激活寄存器(SCU_LCLCON0:LSEN + LS)设置正确。 然后,我尝试通过将寄存器 SCU_LCLTEST-> LCLT0 设置为 1(使用 JTAG 调试器)来注入故障,但该值直接回到 0。 是否有可能用调试器触发锁步故障? 当锁步检测到故障时,我预计会出现什么行为? 会发生 EVAL_6EDL7141_TRAP_1SH 吗?
2024-02-26 06:56
TC234为Lockstep Core,TC264为Dual Core。Lockstep Core和Dual Core有什么差异?
2024-02-05 08:14
certified for use in IEC 61508 SIL3 safety systems. The safety architecture includes Dual CPUs in lockstep, CPU and Memory Built-In Self Te
2010-12-01 22:57
certified for use in IEC 61508 SIL3 safety systems. The safety architecture includes Dual CPUs in lockstep, CPU and Memory Built-In Self Te
2010-12-01 23:13
certified for use in IEC 61508 SIL3 safety systems. The safety architecture includes Dual CPUs in lockstep, CPU and Memory Built-In Self Te
2010-12-01 22:58
certified for use in IEC 61508 SIL3 safety systems. The safety architecture includes Dual CPUs in lockstep, CPU and Memory Built-In Self Te
2010-12-01 22:54