您们好:最近做的项目中需要使用到分频比很大的分频器,故计划使用ADF4106作为分频器使用,请问ADF4106可以实现分频器的功能吗,可以的话相噪性能怎么样呢?谢谢!
2018-10-08 10:34
介绍了锁相环路的基本原理,分析了集成锁相环芯片ADF4106的工作特性,给出了集成锁相环芯片ADF4106的一个应用实例,为高频频率合成器的设计提供了很好的思路。 关键词:ADF4106,锁相环,频率合成器,环路滤波
2019-07-04 07:01
1.我选用-150dBc@1kHz的100MHz晶振,我的ADF4106输出1.7GHz的相噪最好能达到多少(@1kHz);ADF4106d的Normalized Phase Noise Floor
2018-11-13 09:43
请问一下鉴相器ADF4106在上电后但是未配置数据之前,其I/O口是处于一个什么状态?具体如MUXOUT管脚是什么状态?
2018-08-14 07:57
现在准备用贵公司的ADF4106做一个3.5G的频率源,我有个问题请教,如果我用100M的晶振作参考,相噪:-165dbc@1KHz,我的鉴相频率取为2MHz,那么100M进去要预分频50,那么进入鉴相器的2M的相噪大概是多少呢?会恶化还是会优化相噪?能定量计算吗?谢谢!
2018-10-29 09:36
我用msp430和adf4106加一个vco 和环路滤波做了一个锁相环,但频率漂到其他地方了!请大神解决
2016-01-20 15:07
现在有两种方案1:我用100MHz晶振驱动ADF4106产生2GHz频率再驱动AD9914产生222.2222MHz。2:我用100MHz晶振倍频至2GHz频率再驱动AD9914产生222.2222MHz。问题是:这两种方案输出频谱质量上都有哪些区别(除了相噪指标)?(好处和坏处)
2018-11-30 10:01
频器是什么??还是就是2分频和4分频的输出还有一个就是对于ADF4106输出后用一个有源环路滤波器,单电源供电的话,看到ADI工程师手册里写到的是给正相端加一个Vp/2的偏置电压,这个偏置电压会对最后的调谐电压有
2015-04-04 19:19
我刚接触锁相环没多长时间,最近想使用ADF4106搭建一个双环锁相环,我阅读的资料都没有说主环路环路滤波器参数计算问题,我想咨询专家ADIsimPLL是否可以仿真计算双环锁相环,如果可以具体怎么考虑,如果可以告诉我一些主环路环路带宽的知识就更好了.
2019-03-07 10:34
; while(n--){while(dly--);};}void ADF4002_Init(){ ADF4002_LE_1;// ADF4002_CLK_0;//delay(10
2018-11-14 09:29