• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 应用于CPO封装模块内的光纤互联方案

    随着Serdes传输速率的提升,交换机功耗和信号损失、系统集成度等问题愈发具有挑战, CPO新技术渗透率加速提升。根据LightCounting的数据显示,人工智能对网络速率的需求是当前的10倍以上

    2024-12-29 17:27

  • 求助,关于LTC4370管脚及功能的几个问题

    接地模块依旧能够照常工作? 4、管脚CPO1和CPO2是什么作用? 5、管脚RANGE的电阻值设置的是OUT1和OUT2的允许电压差吗?该电阻值与电压差的关系怎么计算? 6、为什么使用该芯片时,一应要前面的电源有限流能力和阻塞能力? 谢谢!

    2024-01-05 07:31

  • 从SFP到OSFP:FCom差分晶振覆盖全类型光模块的时钟设计方案

    LVPECL ≤0.10 ps RMS −40°C ~ +125°C 7.0 × 5.0 mm CPO模块 高速CDR / TIA FCO-7L-UJ 644.53125 MHz LVPECL

    2025-06-16 15:03

  • 你真的理解SPI是怎么通信的吗

    ?何时收发数据?第一,作为主机,SPI在建立起通信什么时刻发送数据呢?什么时刻进行数据采样?抛出俩个新的名词:时钟极性(CPOL)和时钟相位(CPOA)。CPOL:决定SCLK时钟信号在空闲时的状态​0:空闲状态时,SCLK保持低电平​1:空闲状态时,SCLK保持低电平CPO

    2022-02-17 06:37

  • 光电共封装

    CPO),能够大幅度缩短封装引线距离,降低能耗,减小延迟,提高集成度。目前思科,Scacia,英特尔以及学术界都有相关的研究。  最简单的方式是把光芯片和电芯片排排放(2D),两者相连再连接到PCB板

    2023-03-29 10:48

  • 请问AD2S1210并行输出要什么样的逻辑才能管脚直接输出

    我想用AD2S1210并行直接输出角度,就像AD2S1205一样,如果把CPO输出连到sample,反相以后连到RD,RDVEL SOE高,CS低就能直接输出,那个一切正常,但现在改用

    2018-10-23 09:30

  • 基于超级电容器的电源后备系统可在掉电时保护手持式设备中的易失性数据

    为 80.6k,并计算 R6 阻值,把 LDO 后备模式输出电压设定为3.3V。VLDO(FB)为0.8V。将R6设定为255k。串联连接的超级电容器上的满充电电压被设定为5V。这是利用位于 CPO

    2018-10-23 14:33

  • 加速AI未来,睿海光电800G OSFP光模块重构数据中心互联标准

    实现样品交付。我们将持续投入硅光技术、CPO封装等前沿领域,与客户共同探索AI算力的无限可能。 选择睿海光电,选择值得信赖的AI光通信伙伴!

    2025-08-13 16:38

  • 发布医疗软文的策略;

    、疫情、人***动状态、人口年纪比例等;二是经济因素,如:我国的CPO状态、就医群体的支出稳固程度;三是来自同行的竞争。  第三步:市场定位。医院为满意现实或潜在的患者需求而选定的适宜本身开展的特定宗旨

    2014-02-13 18:10

  • 理想二极管和热插拔功能的实现

    接通 MOSFET,实现理想二极管控制。    图 2:当 IN 电源接通时,拉高理想二极管控制器 CPO 和 DGATE 引脚  CPO 和 IN 引脚之间连接的外部电容器提供理想二极管

    2018-09-29 16:41