按照这个配置运行AD9689,观察到SYNC信号反复上下推,一直在申请同步,但一直没有同步。你能回答为什么它没有同步吗? PS:采样时钟和gt时钟正确。
2024-07-05 07:08
AD9689, 在 DDC 解析时的多硫磷同步化 与什么有关?
2023-12-07 07:52
如题,ad9689的型号是2.6G,按照文档81页的配置方式将AD9689配置完成,读取0x056f检测AD的PLL锁定, 工作的采样率为2.2G,给AD的输入时钟是2.2G,给FPGA
2023-12-06 06:52
AD9689芯片 DDC抽取滤波器进行多芯片同步时使用什么信号进行复位同步?是sysref信号还是什么?datasheet没有提供说明。
2023-12-07 06:43
请问一下AD9689官方文档中提到的可编程FIR滤波器有什么作用,为什么要在adc内核输出数字信号后加一个FIR然后再进入下级的DDC?文章中只给出了不同的模式以及如何设置,并没有给出详细介绍
2023-12-06 08:22
目的:为了实现多片ADC同步,项目采用timestamp mode给采样点打上时间戳,但是出现了奇怪的问题,希望帮忙解答,并且请问如何正确的配置AD9689来实现时间戳模式? 实验过程: 对两片
2023-12-05 07:30
按照手册82页推荐到顺序进行配置,第18步读取0X56F寄存器的值为80,后面配置完成之后,同步无法完成,回读0X56F发现PLL失锁,每次配置都是这样,请问有人知道这是什么原因吗?
2023-12-04 06:10
GSPS转换器是当下热门,其优势在于既能缩短RF信号链,又能在FPGA中创建更多资源结构以供使用,例如:减少前端的下变频以及后级的数字下变频器 (DDC)。但相当多的应用仍然需要高频率的原始模拟带宽 (BW),其远远超出了RF转换器所能实现的水平。在此类应用中,特别是在国防与仪器仪表行业(无线基础设施也一样),仍然有将带宽完全扩展到10 GHz或以上的需求,覆盖范围超出C波段,越来越多的应用需要覆盖到X波段。随着高速ADC技术的进步,人们对GHz区域内高速精确地分辨超高中频 (IF) 的需求也在提高,基带奈奎斯特域已超过1 GHz并迅速攀升。这一说法到本文发表的时候可能即已过时,因为这方面的发展非常迅猛。
2019-09-11 11:51
作者:Rob Reeder摘要模拟带宽的重要性高于其他一切在越来越多的应用中得到体现。随着GSPS或RF ADC的出现,奈奎斯特域在短短几年内增长了10倍,达到多GHz范围。这帮助上述应用进一步拓宽了视野,但为了达到X波段(12 GHz频率),仍然需要更多带宽。在信号链中运用采样保持放大器 (THA),可以从根本上扩展带宽,使其远远超出ADC采样带宽,满足苛刻高带宽的应用的需求。本文将证明,针对RF市场开发的最新转换器前增加一个THA,便可实现超过10 GHz带宽。
2019-07-22 08:01