在AD9117的测试中,发现I,Q分别的差分输出端口,有很小的共模噪声(噪声频率不确定),会造成波形会有非常轻微的抖动,请问是否有人有经验解决。
2018-08-13 09:29
在测试AD9117时,用FPGA给DAC一个正弦波的数字信号,在输出端发现有脉冲毛刺出现,在示波器上有毛刺的余晖。在频谱上会有底噪抖动,我认为是毛刺造成,请问是否知道关于这个毛刺生成的有关原因
2019-01-17 08:19
现采用AD9117应用于正交调制电路,AD9117的输出直接接芯片级滤波器后传输给正交调制芯片。设置差分输出电流为20mA,输出端负载电阻为50欧姆,则VDIFF=1V。如何设置才能使其差分输出电压的共模电压在0~1.2V可调?我设计的电路如下:
2023-12-21 07:42
您好, 在我们的设计中,AD9117输出采用单端模式,如下图所示。 我们的内部寄存器设置如下: 地址数据 002 0xB4 / 2S = 1; IFIRST = 1; 工作= 1; DCI_EN
2023-12-04 08:18
在AD9117的测试中,发现I,Q分别的差分输出端口,有很小的共模噪声(噪声频率不确定),会造成波形会有非常轻微的抖动,请问是否有人有经验解决。
2023-12-13 08:01
AD9117-DPG2-EBZ,评估板,采用AD9117双路低功耗,14位TxDAC数模转换器,提供125 MSPS的采样速率。 TxDAC转换器针对通信系统的发送信号路径进行了优化。器件共享相同
2019-10-22 08:46
在测试AD9117时,用FPGA给DAC一个正弦波的数字信号,在输出端发现有脉冲毛刺出现,在示波器上有毛刺的余晖。在频谱上会有底噪抖动,我认为是毛刺造成,请问是否知道关于这个毛刺生成的有关原因
2023-12-13 06:19
为什么我的9117输出的直流小0.3V,我用的是内部62.5R的电阻,怎么设置寄存04和07输出直流成份都达不到0.5V
2023-12-01 06:08
如题,在板子中已经充分验证了100M及以下采样率的可设置,目前DAC是SPI配置模式;且保证了clkin=dclkio;但是将clkin采样时钟设置为125M时,无法播放50M的单音信号; 请问是否有用到过类似问题,难道时硬件原理图有问题?
2024-03-06 06:04
针对这个月的客户需求的反映,发现有些光藕型号的市场缩水了,难道市场又要经历一轮降价的比拼,PS8101-F3-AX(KT),12+,10000*2.7元,原现,PS9117A-F3-AX(NT),12+,10000*2.6,原现,以上价格随时有波动,请按当天报价为准!
2013-05-10 10:27