你好,我在ISE 12.4中使用Spartan 6进行了设计。我设法生成了编程文件,并且工作正常。经过一些修改后,我已迁移到ISE 14.7,现在设计没有映射。我在映射期间出现“Place:543”错误(以及其他错误)。我使用我的源文件创建了一个新项目。我还使用MIG再次创建了DDR2控制器,但我没有成功。我是否必须更改工作区的某些设置?有人遇到过同样的问题吗?最好的祝福。以上来自于谷歌翻译以下为原文Hello, I have a design in ISE 12.4 with Spartan 6. I managed to generate the programming file and it worked fine. After some modifications I have migrated to ISE 14.7, and now the design doesn't map. I get "Place:543" error (among others) during Mapping. I have created a new project using my source files. I have also created again the DDR2 controller using MIG, but I don't manage to succeed. DO I have to change some setting of the workspace? Anyone has had the same kind of problem? Best regards.
2019-07-26 07:07
我最初在错误的论坛上发布了这个,我无法编辑它 - 可能是因为我太新了。如果你再看到这个,我道歉。大家好 - 我有一个设计,我需要读取源同步DDR数据与500MHz时钟,所以1GHz比特率。时钟到达数据的中心。我玩过计时工具,它看起来像静态延迟没有办法做到这一点。我在论坛上做了一些搜索,发现了一些似乎证实我的发现的帖子。假设我是正确的,我需要动态调整SelectIO时序,是否有人可以指示我读取高速源同步DDR数据的地址?我们在系统中使用XC7Z020-2 FPGA和ADI公司的HMCAD1511 ADC。谢谢戴夫
2020-08-14 08:46
如何配置网络参数?怎样使用代码来访问PLC数据?怎样使用gitHub开源的组件技术来读写三菱的plc数据?
2021-09-29 06:03