• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 基于Zynq-7000的SRIO高速数据传输设计与实现

    为了满足2ynq-7000系列芯片的SRIO数据传输要求,提出了一种基于FPGA控制DMA传输进行SRIO通信的设计方案,并完成了ARM与FPGA核间高吞吐率的数据交互操作。系统的FPGA部分主要

    2017-12-21 11:37

  • TMS320C6474 DSP srio用户指南

    本文件描述串行RapidIO®(srio)the on the tms320c6474外围设备。

    2018-04-16 16:49

  • TMS320C6472/TMS320TCI648x DSP srio用户指南

    这一部分介绍了RapidIO系统的一般操作,这个模块连接到外面的世界,在这个文件中使用的术语的定义,以及支持的功能和不支持SRIO

    2018-04-16 15:34

  • 面向SRIO网络的负载均衡最短路径路由算法

    在串行 Rapidio传输过程中,路由选路算法是影响传输性能的重要因素之一。针对串行髙速输亼-输岀( SRIO)网络深度优先搜索分配路径非最优冋题,提岀一种负载玓衡最短路径路由算法。通过广度优先搜索

    2021-05-11 14:47

  • 基于硬件加速系统的PCIe-SRIO桥的逻辑结构

    基于混合架构的硬件加速是计算机领域中很重要的研究方向之一。它是指将一些特定的任务从通用CPU移植到硬件处理模块上并进行相应的算法优化。由于硬件设备的专用结构,这些硬件处理模块往往比在基于顺序指令集的CPU上运行同样功能的软件在速度上有大幅度的提升。 文中的主要研究内容是通用CPU和嵌入式计算硬件之间的桥接。这是硬件加速系统的关键技术问题之一,既要求较高的传输速率,也要求数据类型、长度、通道数量的灵活性。当前,计算

    2017-11-03 16:29

  • SRIO-E3-U1

    IP CORE SRIO 2.1 ENDPOINT ECP3

    2023-03-30 12:02

  • SRIO-E3-UT1

    SITE LICENSE SRIO 2.1 ECP3

    2023-03-30 12:03

  • TMS320C6472/TMS320TCI6486 串行RapidIO实施指南

    本应用报告包含串行RapidIO®执行指令(SRIO)在tms320tci6486 / tms320c6472 DSP器件接口。为SRIO接口比其他接口上相当不同的方法指定的接口时序和物理要求的方法。

    2018-04-16 15:55

  • Vivado2015.4 srio gen2 V4.0的lic激活文件

    激活64位系统下vivado2015.4 srio gen2 v4.0,稳定可靠,不开放给学生及个人做学习研究,有意向获取的单位、公司或者项目产品人员,联系sell_ip@163.com

    2017-09-16 20:52

  • TMS320C6474 SERDES实施指南

    这个文件包含执行指令(串行/ SERDES接口on the tms320c6474)基于DSP器件。包括串行RapidIO®(SRIO),天线,和串行千兆比特媒体独立接口(sgmii)接口。

    2018-04-17 09:38