[0].DATA_LOOP[0].U_GTP_DRM18K parameter SIM_DEVICE PGL22G is mismatch with LOGOS.
2024-10-12 20:13
想购买紫光同创logos系列的一款芯片PGL50H-MBG324,结果搜遍了各大商城和淘宝天猫,如立创商城、华秋商城、云汉芯城等。发现芯片的影子都没见到,现在都买不到芯片了还是没找对路子?国产的芯片也缺?
2022-03-31 16:42
我这里有一个带有PIC32MZ EF的板,我正在尝试编程外围管脚选择寄存器,以便将几个外围设备的输出映射到物理管脚。我执行锁序列,并将setCFGCONbits.IOLOCK设置为0,以允许写入RPnR寄存器。我第一次这样做可以工作,但是以后每次尝试都失败,对RPnR寄存器的写都失败。我已经在配置位中将IOL1WAY设置为OFF(并确认在运行时以这种方式设置)。该配置位应该控制是否允许一个写会话到RPNR寄存器。将它设置为OFF应该允许多个写入会话。有人知道这里发生了什么吗?我做错什么了?
2019-09-25 15:08
FETHIO=ON#pragma配置PGL1WAY=OFF#pragma配置PMDL1WAY=OFF#pragma配置IO1WAY=OFF#pragma配置FUSBIDIO=OFF/***BF1SEQ0***/#pragma配置TSEQ=0x0000#pragma配置CSEQ=0xffff
2020-03-18 10:12
config FETHIO = ON#pragma config PGL1WAY = ON#pragma config PMDL1WAY = ON#pragma config IOL1WAY
2019-03-25 06:18
你好。我使用的是pic32MZ0512EFK064,我想用RF3 Pin作为GPIO。在配置位部分中,我有:#pragma config FUSBIDIO=OFF但是我的软件卡在函数PLIB_Pinset或PLIB_Pinclear中。不能看到管脚上的“1”或“0”。我有管脚34连接到gnd(根据手册,如果你不打算使用USB模块,你必须连接到vss)。我想我必须设置U1PWRCbits.USBPWR=0,但是maplab在这个指令上出错。如果这是解决方案,如何访问U1PWR r埃吉斯特?有类似PLIB的类似函数来注册这些寄存器吗?谢谢。
2019-09-29 12:32
选择(默认以太网I/O)α-PracMA配置PGL1WORE = / /允许组锁定单向配置(仅允许一个重新配置)* PrimaMac配置PMDL1WORE = / /外围模块禁用配置(允许)仅一个
2019-04-15 12:32
/MII启用(RMII启用)\\\\\\\\\\\\\\\\\\\\\\\\\\马赛克g PGL1WAY=OFF//权限组锁定单向配置(允许多重配置)#pragma配置PMDL1WAY=OFF//外围模块
2019-09-17 13:40
)#pragma config PGL1WAY=ON//Permission Group Lock OnWay配置(只允许一个重新配置)#pragma配置PMDL1WAY=ON//外围模块禁用配置(只允许一
2020-04-28 10:14
)#pragma config PGL1WAY = OFF // Permission Group Lock One Way Configuration (Allow multiple
2019-07-09 14:55