50μA 的无负载静态电流延长了电池供电型系统中的工作寿命。OPTI-LOOP补偿的运用允许在一个很宽的输出电容和 ESR 数值范围内对瞬态响应进行优化。LTC3890 具有一个精准的 0.8V 基准和电源良好输出指示器。4V 至 60V 的输入电源范围囊括了众多的中间总线电压和电池化学组成。
2019-09-27 09:00
dm8168下的dvrrdk开发包如何像在ccs下一样实现-o3的优化 (在哪个文件下修改,修改哪个文件,如何修改请具体描述一下)
2018-06-23 01:39
均衡功能(转为Bose扬声器而设)。 Opti-voice?寻呼功能,在音乐和寻呼广播之间灵活切换,平滑过滤。 两年质保 价格:9748.00元 上海音维电子科技成立于2009年,拥有专业的会议系统
2013-10-22 10:48
料操作界面\\\\builds\\\\MotionControlCard\\\\我的应用程序\\\\应用程序.exe\\\\1abvi3w\\\\vi.lib\\\\gmath\\\\opti
2023-09-14 09:09
在IPNC RDK里如何编译出u-boot.min.uart?
2018-05-28 08:30
Message-----From: Opti [mailto:phr@optonline.net]Sent: Tuesday, July 09, 2002 11:51 AMTo: Gregg C Levine
2018-09-05 09:50
关于VoIP协议标准的知识点总结的太棒了
2021-05-27 06:53
一般的雷达信号源实现主要有三种方式:第一种方式是采用DDS和MCU控制器件结合的方式;第二种是DDS、MCU控制器件和FPGA等可编程器件结合的方式:第三种是由FPGA等可编程器件实现DDS的方式。第一种方式利用专用DDS器件可以产生具有较好的杂散抑制和谐波抑制性能的雷达波形。控制简单。但不易于实现复杂波形的控制时序,灵活性差:第二种方式不仅可以产生有较好杂散抑制性能的雷达波形。还易于产生各种复杂的雷达信号,但附加了控制器和时序生成器,增大了电路的复杂性:第三种方式适用于产生特定要求的信号,但开发周期长,杂散抑制和谐波抑制指标难以达到专用DDS的水平。随着FPGA工艺的不断发展,设计人员在FP-GA上嵌入软核处理器成为可能,即所谓的SoPC(System on a Programmable Chip)解决方案,它是指在FPGA内部嵌入包括CPU在内的各种IP,组成一个完整系统.在单片FPGA内部实现一个完整系统功能。本文采用Altera公司提供的SoPC Builder工具将Nios II CPU软核嵌入到Cyclone II系列FPGA内部以控制高性能DDS器件AD9858,并采用该片FPGA产生其他控制时序。这样既充分利用了专用DDS的良好特性和完备功能,同时又大大减少处理器外围扩展元件数目,提高系统集成度,降低外围电路布局走线的复杂度,提高系统的抗干扰能力,便于今后升级扩展。
2020-11-24 06:39
MPC555具有哪些功能模块?MPC555微控制器在汽车电子领域的应用是什么?MPC555应用发展前景如何?
2021-05-12 06:03
驱动程序的通用选项有哪些?NAND FLASH芯片的属性是什么?有哪些应用?
2021-07-27 07:36