• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • Xilinx Spartan6 LX150T开发方案

    Avnet公司的Xilinx Spartan-6 LX150T开发套件是采用Xilinx公司的XC6SLX150T-3FGG676器件,它的串行吉比特收发器接口(GTP)能连接到片上PCI Express x1硬宏元或PCI Express x4软宏元,一个SFP

    2012-10-16 11:09

  • 如何在spartan6 LX150T中设置bank2?

    我将在spartan6 LX150T Bank2中设计lvds接口,将有15对lvds信号。和其他信号(约90个信号)将被用于单个信号。可能吗?我如何设置bank2?如果你知道这个方法,请告诉我

    2019-07-25 13:41

  • 请问Spartan6 LX150T开发板上的问题该怎么解决?

    上的哪些引脚。是否有文件描述了Spartan 6 LX150t fgg676上的哪些引脚映射到电路板上JX1连接器上的哪些引脚?请告诉我谢谢以上来自于谷歌翻译以下为原文I have a

    2019-06-20 09:30

  • ISE Design Suite是否支持Spartan-6 LX150T开发套件

    我正在考虑购买使用XC6SLX150T-3FGG676 FPGA的LX150T开发套件。但是,在我的设计中我想使用XC6SLX150-2FGG484 FPGA。如果套件中的ISE Design

    2018-11-26 14:45

  • 配置后CCLK有效

    你好我有Spartan6 LX150T的设计。在连接的SPI闪存中成功配置到位文件后,CCLK仍将是时钟。有没有人知道为什么要这样做?用户设计已正确配置,设计开始运行。但正如我所说,CCLK仍在计时

    2019-05-24 07:40

  • ISE Design Suite 13.3 Windows 8安装就崩溃该怎么办?

    大家好,我想知道是否有人知道ISE Design Studio 13.3和Windows 8的兼容性问题。我最近开始工作,我们需要对Spartan-6 LX150T板进行编程,所以我决定安装ISE

    2019-11-04 09:15

  • 请问我是否必须选择具有相同线路速率(3.125)的SFP模块?

    嗨,大家好,我正在研究两个FPGA(Spartan 6 LX150T)板之间的高速数据链路。到目前为止,我使用迷你DisplayPort作为链接,但我想切换到SFP模块。现在我的问题是:GTP收发器

    2019-07-19 12:53

  • 请问DDR控制器中的BUFGCE会带来不利影响吗?

    你好我在Spartan 6 LX150T设计中使用DDR2控制器,并且正在努力解决时钟资源问题。我发现DDR控制器在其memc1_infrastructure_inst模块中有一个BUFGCE组件

    2019-06-26 14:50

  • FMC145-四路16位125Msps AD FMC子卡模块

    LX150T开发板等配合使用。 板卡名称 对应的工程名称: 参考图 1我公司自主产品116号图-参12Xilinx ML605开发板Orihard_TO_ML605.rar图-参23Xilinx

    2014-06-18 16:33

  • 如何利用SP605 TI_ads5282使用xapp1064进行反序列化数据配置?

    你好,我想将德州仪器ADS5282EVM(高达65MHz)与SP605评估板结合使用。我使用Spartan 6 LX150T开发套件和Xapp 1064成功地对来自该ADC(65MHz)的数据进行

    2019-07-18 07:22