想问下LTX3350芯片0x20寄存器在什么情况下会输出0x00 ? 我们在长时间测试中发现某个时刻这个寄存器变为0x00了,后面会自动恢复。排除电容短路导致输出0x00的可能(实际电容短路后读值
2024-01-11 07:15
我需要通过vivado 2016.2编写位文件和ltx文件。尝试仅安装hw_server:http://www.xilinx.com/support/download.html。某些目录是在C
2018-12-18 10:44
我有一些关于 CYUSB3304-68LTX 的问题。 1如果我们在 CYUSB3304-68LTXI 上仅使用 USB 2.0,我们是否需要将 SuperSpeed 引脚绑定到 GND? 2.在该芯片上仅使用 USB 2.0 时,有什么特别需要注意的吗?
2024-07-23 08:26
/ Y .. \ ddr4_c1 \ ddr4_0_ex \ ddr4_0_ex.runs \ impl_1 \ debug_nets.ltx。\ vcu108_ddr4_c1.ltx系统找不到指定的路径。任何帮助将不胜感激。谢谢,萨米尔
2019-09-30 06:18
/pcie3_7x_0_example.runs/impl_1/debug_nets.ltx不匹配。设备设计有0个ILA核心和0 VIO核心。 probe文件有1个ILA内核和0个VIO内核。分辨率:确保设备探测文件是最新的,然后重新编程设备。我不知道为什么会发生,请给我一些想法!谢谢FIRO
2020-07-27 14:28
/sw_test_hsif_2.runs/impl_1/debug_nets.ltx不匹配。设备设计有0个ILA核心(s)和0 VIO核心。探测文件有0个ILA核心和1个VIO核心。“我目前只调试
2020-03-26 09:36
/ Test_Components_SizeWSignals.runs / impl_1 / debug_nets.ltx} [lindex [get_hw_devices] 0] current_hw_device [lindex
2020-08-17 10:04
大家好,我最近买了一个新的Zynq xc7z020板。我的另一块电路板与我目前的设计相得益彰。然而,当我尝试使用位文件和直接从Vivado的程序管理器中的.ltx文件直接编程PL时,我会收到以下
2019-10-16 09:34
/debug_nets.ltx} [lindex [get_hw_devices] 0]current_hw_device [lindex [get_hw_devices] 0]refresh_hw_device
2020-07-30 16:10
生成bit文件。III、下载程序连接开发板,下载程序。点击Program device后,出现了bit文件和ltx文件。点击Program,自动出现在线调试窗口。此时可以看到,采样深度为1024。先添加
2023-04-06 21:48