时序表中,AD7305的WR和LDAC都为低时表示什么? 还有时序图中怎么WR为低时LDAC一直是低,这样不存在WR上升LDAC为高的状态了呀?求指导 是不是按照时序图控制就可以转换了?
2023-12-15 06:03
外置DAC芯片的LDAC引脚的在同步和异步情况下接法不一样,这个同步也异步是指什么啊?求详细的解答。
2020-02-25 16:04
时序表中,AD7305的WR和LDAC都为低时表示什么?还有时序图中怎么WR为低时LDAC一直是低,这样不存在WR上升LDAC为高的状态了呀?求指导是不是按照时序图控制就可以转换了?附件AD7305.png95.6
2018-09-06 11:44
= 0; DATA = XX; CS = 0; DELAY(); CS =1; LDAC = 0; RW = 1; LDAC = 1; LDAC = 0; 我用的单片机每个指令要1us。求解释,为什么无输出!!
2025-02-11 06:38
TLC5620哪个管脚可做片选? 另外,请详细解释一下LOAD和LDAC的用法,以及如何使用比较好?
2025-01-24 06:01
)(DATA5) 0x000000FF; ldac=1; 同步=0; spi_tx( 数据5h) ; spi_tx( 数据5m) ; spi_tx( 数据5l ) ; 同步=1; ldac=0; ldac
2023-12-06 07:10
单片机GPIO模拟SPI控制AD5663LDAC接地,CLR接3.3V,VDD接5V,打算用内部VREF怎么进行一次有效的写操作,使10脚输出高电平,或者1脚输出模拟电压值。无论怎么写,芯片一直没反应,各位大神,拜托了!!!!!!!!!!!!!!!!
2021-07-09 13:56
最近在网上买的安福莱dac8563模块无输出,按照历程编写的程序,DIN,SCLK,SYNC均为3.3V的控制信号,LDAC和CLR均接地。AVDD恒定5.08V,发送的时序用示波器看了是正确的24位码,但就是无输出
2024-12-13 14:49
从数据手册的图2可知,SYNC信号应在第16个时钟周期后拉高。我的疑虑是,能否一次性传输8个16位数据(8通道数据),并使SYNC保持低电平,直到第8个数据从DIN传输完毕为止?然后拉低LDAC,更新所有数据以同步输出。这样可以吗?还是每传输16位数据就必须切换一次SYNC?
2018-11-16 09:01
:LDAC拉低,CLR、RESET悬空; 硬件电路测试,电源都对。软件写了个读的程序,示波器测试,没有回来的数据。 通过读手册,时序方面看的不是很清晰!不知道能不能详细指导下,说下注意点。 另外关于3个控制信号的使用,手册中感觉前后说的很多,很乱,搞不懂该怎么具体连接,能不能给下指导。 谢谢
2018-11-06 09:29