你好我有一个设计合成和实现没有任何计时错误。但是当我在转储比特流后触发ILA时,出现了这个错误 - 错误:[Xicom 50-38] xicom:核心访问失败。检查电缆连接并确定目标板已通电,然后使用disconnect_hw_server和connect_hw_server重新初始化硬件目标。使用open_hw_target重新注册硬件设备。错误:[Xicom 50-38] xicom:核心访问失败。检查电缆连接并确定目标板已通电,然后使用disconnect_hw_server和connect_hw_server重新初始化硬件目标。使用open_hw_target重新注册硬件设备。错误:[Xicom 50-38] xicom:核心访问失败。检查电缆连接并确定目标板已通电,然后使用disconnect_hw_server和connect_hw_server重新初始化硬件目标。使用open_hw_target重新注册硬件设备。错误:[Xicom 50-38] xicom:核心访问失败。检查电缆连接并确定目标板已通电,然后使用disconnect_hw_server和connect_hw_server重新初始化硬件目标。使用open_hw_target重新注册硬件设备。错误:[Xicom 50-38] xicom:核心访问失败。检查电缆连接并确定目标板已通电,然后使用disconnect_hw_server和connect_hw_server重新初始化硬件目标。使用open_hw_target重新注册硬件设备。错误:[Labtools 27-3176] hw_server在内部命令期间失败。解决方案:检查hw_server是否正在运行以及与目标的硬件连接我有一张FMC卡作为设计的一部分。事情尝试 - 1.更改FMC端口2.减少ILA的探针数量3.使设计更小4.检查JTAG的IR长度这些都没有成功。我尝试了很多设计的变化,在一些设计中,我在触发ILA后立即得到错误,而在其他设计中,它在4-5触发后出现。我一直在努力解决这个问题,现在,请建议一下可能是错的。
2020-06-04 16:32