;***itA0= P2^3;***itA1= P2^4;***itA2= P2^5;***itA3= P2^6;***itE= P0^0;***itp10 = P1^
2015-05-04 09:50
ITA_table_stato_16[NUMBER_STATO+1+1] __attribute__((space(psv))) ={ ... }; from the family reference manual my PIC
2019-04-18 06:52
什么样的自动测试系统才是通用测试系统?通用测试系统有哪些优点?通用测试系统主要应用于哪些领域?怎样去设计通用自动测试系统?通用自动测试系统的硬件平台是怎样设计的?如何去验证通用自动测试系统软硬件?
2021-04-15 06:25
PSoC Creator 4.1(4.1.0.268)文化:俄语(俄罗斯)操作系统版本:微软Windows NT 100.1563.0CLR版本:4.0.30319.42000“创建者”使用用户主目录(文档)来安装PDL并下载示例项目。但是如果路径包含非英语字符,它就不能使用它。例如:我下载一个例子并尝试基于它创建一个项目。创建者请求新的项目位置,下一步说路径中包含的用户名是不正确的字符串。 以上来自于百度翻译 以下为原文PSoC Creator4.1 (4.1.0.2686)Culture: Russian (Russia)OS Version: Microsoft Windows NT 10.0.15063.0CLR Version: 4.0.30319.42000 "Creator" uses user home directory (Documents) for installing PDL and downloading example projects.But if the path contains non-english characters, it fails to use it. For example: I download an example and tries to create a project based on it.Creator asks for new project location and on the next step says that my username included in the path is incorrect string.
2019-01-03 14:33
大家好,我有一些关于在家庭自动化应用中将一个微控制器(覆盆子Pi或BeagleBone Black)与一些基于MCP23S17的IO模块连接的问题。这些模块背后的思想是构建一个可扩展的系统,其中每个MCP23S17模块向系统添加16个GPIO(连接到例如继电器和开关)。MCP23S17模块彼此相邻(在电气柜的DIN轨道上)。更具体地说,我的问题是关于连接几个基于MCP23S17的模块(制作RESET和I)时CS/SCK/SI/SO引脚(SPI总线)、RESET引脚和INTA/INTB引脚上的上拉和下拉电阻。NT总线与微控制器的连接)我是一名计算机工程师,除了很久以前的一些基础课程外,我没有接受过正规的电子学培训。在每一个问题的旁边,我都指出了我认为的答案。似乎有很多问题,但本质上,它们是相同的几个问题的不同套针。请容忍我。(1)CS,SCK,SI,SO引脚-MCP23S17在SPI模式0,0(默认)下操作(但是也可以在模式1,1中操作)。-CS默认为高(所有模式)。-SCK默认为低/非反相(模式0,0)。(1a)我是否需要CS的上拉和/或SCK的下拉?我假设它不是严格需要的,但它是更好的设计,因为它修复了默认状态。(1b)我需要在SI和/或SO上进行上拉或下拉吗?我不知道。(1c)如果是(1A)或(1B),我是否将这些电阻器放置在UC附近或每个MCP23 S17 IO模块上?我不知道,我怀疑把它们放在每个模块上会更加健壮。(1d)如果是(1a)或(1b),在1…8 MCP23 S17 IO模块?每个模块上有10 K,1个…8个模块的UC引脚将不得不源/汇0,5…4毫安在5V。这可以对SPI引脚?(2)RESET引脚数据表:“有源低输入”、“施密特触发器输入”(2a)当RESET没有连接到uC时,RESET可以直接连接到Vdd,还是需要限流电阻?我假设我可以直接连接到Vdd,尽管一些消息来源报告说为了可靠操作需要一个10K的电阻。(2b)当RESET连接到uC时,在RESET上应该使用上拉电阻吗?(2c)如果是,应该将单个上拉电阻放置在uC附近,还是应该将上拉电阻放置在每个MCP23S17 IO模块上?看(1C)。(2D)如果是,什么是一个良好的电阻值为1…8 MCP23 S17 IO模块?参见(1d).(3)INTA,INTB引脚-数据表:“这些引脚可被配置为活动驱动器输出,活动高或活动低,或作为开路漏极输出”(3a)当不使用INTA/INTB时,是否可以保持浮动?我想是的,但我不确定。(3b)为什么配置ICAN/ITB作为开漏输出可用的选项?我不知道。(3c)应该下拉(在活动高的情况下),上拉(在主动低的情况下)还是下拉(?在开漏的情况下,当IATA/ITB连接到UC时,电阻器被用于IATA/ITB?参见(1a).(3d)如果是,应该在uC附近放置单个上拉电阻还是应该在每个MCP23S17 IO模块上放置上拉电阻?见(1C)。(3e)如果是,什么是一个良好的电阻值为1…8 MCP23 S17 IO模块?(4)A0、A1、A2引脚-数据表:“TTL输入”-当“硬布线”地址时,A0/A1/A2可以直接连接到VDD吗?由于TTL的输入,我假定是肯定的。(5)SPI总线长度——如果组合的SPI总线长度为1-2英尺,有什么问题吗?非常感谢你的时间。
2020-04-17 08:02