嗨,我想通过ICAPE2(Kintex-7)读取IDCODE,但输出不正确。以下是筹码数据:icap_do是ICAPE2的数据输入,ICAP_I是ICAPE2的数据输出。当数据5599AA66进入
2020-06-01 12:52
你好,我想读一下我的kintex 7(kc 705)的ICAPE2的状态寄存器。如UG 470中所述,输入序列必须遵循以下步骤:FFFFFFFF假字000000BB总线宽度同步
2020-07-19 08:23
有没有人可以通过控制icape2给我一个vhdl示例来设计7系列FPGA(artix-7)的DPR?
2020-07-23 09:56
JTAG实现DPR,我编写代码来控制ICAPE2,我从中读取配置数据,然后发送到ICAPE2,现在我的问题如下:1这些配置数据是否需要交换?2读取ICAPE2的RDWR
2020-07-20 08:01
嗨,我可以使用内部配置访问端口(ICAPE2 Primitive)来重新配置FPGA。我的意思是说我有一个加载了一些设计的位文件,我想加载一个全新的位文件/设计,例如存储在DDR3或一些NAND闪存
2019-03-26 15:37
嗨,我想知道如何在BitGen中包含IPROG命令和WBSTAR地址值。我知道IPROG命令和WBSTAR可以在BitGen中发布,也可以使用ICAPE2发布。如何在BitGen中的bitsream中设置这些值?谢谢。问候,苏里亚
2020-06-01 12:15
嗨,我知道在我的Kintex-7 FPGA上,外部PROGRAM_B引脚是对配置逻辑的低电平有效复位。是否可以在内部执行相同的操作,即发送内部有效高或低脉冲以重新加载位于SPI闪存中的比特流。我发现有关ICAPE2模块的信息(很少),但我不确定适合我正在寻找的功能。谢谢,勒卡尔。
2020-03-10 09:01
posedge reset0)开始//现在不要使用重置if(reset0)开始计数我可以在我的V7485板上运行这个设计,并在LED上看到4位计数变量。我想使用这个简单的设计来测试使用ICAPE2原语的回读功能
2020-04-06 15:55
的HDL代码中使用ICAPE2原语来实现这一目标。我的困惑如下:1)使用ICAP时,配置模式引脚M [2:0]不应设置为JTAG模式。如果我打算在配置后使用ICAP,这是否意味着我不允许首先配置JTAG
2020-08-28 12:39
您好,我们正在尝试根据用户信号重新配置Artix 7 FPGA。我们使用了附带的xilinx示例程序(iprog_icap.vhd),该程序使用ICAPE2重新编程WBSTAR。我们已经尝试将位文件
2020-06-04 15:10