• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 如何将Si570 AL34 / AK34时钟用于QUAD113 X1Y2 SFP GTX引脚AL5 / 6,AM4 / 3?

    环境:Vivado2014.2,VC707板问题: - 如何将Si570 AL34 / AK34时钟用于QUAD113 X1Y2 SFP GTX引脚AL5 / 6,AM4 / 3?使用第二个I2C

    2019-09-24 07:33

  • 请问VC707 stm1 clk通过Si570到Si5324 PPM规范是什么?

    我正在为clk_stm1~155.52MHz的SFP stm1输入计时我的GTX,这是从Si570到Si5324再到GTX模块我不确定这个clk的ppm,它可能会关闭多少...... Si

    2019-09-23 06:44

  • 请问什么是GTX_DOUBLE_RESET_CLK_IN?

    大家好,我使用IP CORE向导生成了两个GTX收发器。GTX0的线速为3.0 Gbps,参考时钟为375.0 MHz。GTX1的线速为1.5 Gbps,参考时钟为375.0 Mhz,尽管我也试过

    2020-06-19 09:03

  • Virtex 6 GTX耗尽资源的解决办法?

    您好,我正在使用Plan Ahead 14.7和Virtex6 xc6vlx240tff1759-2目标FPGA。我的设备中有一个PCIe内核,它使用了FPGA中可用的24个GTX通道。我有5个通信

    2020-06-17 07:46

  • 请问一下GTX底层是如何实现的?

    本文简单的介绍了GTX一些知识,不过从以上内容就可以大概知道GTX的底层是如何实现的,和上层的实现结构,其中的每一个部分都包含了很多的内容。

    2021-05-24 06:20

  • 请问GTP和GTX兼容吗?

    生成了一个TX唯一的Aurora 8b10b内核(GTP),为Virtex7生成了一个仅限RX的Aurora 8b10b内核(GTX)。我的参考时钟是125MHz,而我的DRP / INIT时钟都是

    2020-07-31 11:27

  • GTX的哪个设置会影响rx cdrlodk?

    我用k7 325t配置一个显示端口GTX rx,我用一个黄金显示端口tx发送数据,我发现GTX rx cdrlock每1秒或2秒为0。GTX的哪个设置会影响rx cdrlodk?

    2020-07-20 10:48

  • GTX的哪个设置会影响rx cdrlodk?

    我使用kintex-7 xc7k325tffg900-2配置显示器GTX rx(不带8b / 10解码),下面配置:线速为2.7 Gbps,参考时钟为135m,无编码,外部和内部数据宽度为20位

    2020-07-28 10:40

  • 正在使用TMS570LS3137HDK开发板进行570练习,请问有没有相关的EMIF运用例程以供学习?

    本帖最后由 一只耳朵怪 于 2018-5-25 17:24 编辑 i您好, 我现在正在使用TMS570LS3137HDK开发板进行570练习,对570中EMIF模块的使用不是特别清楚,请问您有没有相关例程以供学

    2018-05-25 06:09

  • 使用gtx没有输出

    使用GTX核输出一个序列,仿真结果和我想要的结果一致。 如图所示输出结果为一个不到1M的方波。不到1M是防止示波器速率不够。 我的板子有4个GTX,两个在PCIE上,两个在网口上。我把把串行输出

    2023-10-12 15:16