• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • G204EI

    G204EI - High Isolation, 2W Low Cost, MiniDIP DC/DC Converters - MicroPower Direct, LLC

    2022-11-04 17:22

  • HY5700-4524G-LC204的相关资料推荐

    HY5700-4524G-LC204口千兆级联型工业以太网交换机,光口:2个千兆光口,距离20公里,LC口,单模单纤;电口:1个千兆网口,3个百兆网口;安装方式:工业导轨式;3个10

    2021-12-29 07:00

  • G2045CTW

    直流反向耐压(Vr):45V;平均整流电流(Io):20A;正向压降(Vf):500mV@10A;

    2024-06-20 22:35

  • G2045CTFW

    直流反向耐压(Vr):45V;平均整流电流(Io):20A;正向压降(Vf):500mV@10A;

    2024-06-20 22:35

  • JESD204B的优势

    如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同 FPGA 协作。他们特别感兴趣

    2022-11-23 06:35

  • JESD204B协议介绍

    在使用我们的最新模数转换器 (ADC) 和数模转换器 (DAC) 设计系统时,我已知道了很多有关 JESD204B 接口标准的信息,这些器件使用该协议与 FPGA 通信。此外,我还在 E2E 上的该

    2022-11-21 07:02

  • JESD204B生存指南

    JESD204B生存指南

    2019-05-28 12:08

  • 5G无线测试仪高通道数JESD204B时钟生成参考设计

    JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏差。此

    2018-10-15 15:09

  • 如何采用系统参考模式设计JESD204B时钟

    LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换器或逻辑器件。图1是典型

    2022-11-18 06:36

  • 转:CryptoAuthenticatio Kits试用之ATSH204A的应用

    CryptoAuthenticatio Kits试用之ATSH204A的应用收到CryptoAuthenticatio Kits 之后,第一时间安装ACES软件,可惜我的笔记本系统怎么也装不上

    2016-08-30 11:10