如题,直接上变频发射机中,采用Passive Mixer的话,PA输出会有flo+3*fbb的spur,不但造成ACP变差,严重时还会影响发射机的EVM。请问站内大神们,这个问题有什么好的解决方法呢?
2021-06-23 09:58
在ADL5375的数据手册里,关于OUTPUT IP2 、IP3这两个指标,在测试条件一栏有 f1BB = 3.5兆赫,f2BB = 4.5兆赫,POUT =? 5 dBm@ fLO = 900
2023-11-13 13:52
在ADL5375的数据手册里,关于OUTPUT IP2 、IP3这两个指标,在测试条件一栏有f1BB = 3.5 MHz, f2BB = 4.5 MHz, POUT ≈ ?5 dBm @ fLO
2018-11-23 09:21
))// #if! PUART_RTS_CTS_FLO W wiced_hal_puart_reset_puart_interrupt ();//#endi f }} 我发送了 10MB 的带有 termterm 的文件(921600,流量控制开启
2024-03-01 13:51
; from the kit site http://www.cypress.com/?rID=92146. Thanks, Flo bootloader.png 45.5 K
2019-07-22 15:07
实数混频器均折叠本振(LO)频率附近的RF频谱,产生输出,其中包括两个边带频率的叠加,合成公式为fOUT=|fRF-fLO |。在外差式结构中,可能认为其中之一是杂散频率,而另一成分才是有用的,因此
2019-06-27 06:52
假设9361输入的I/Q两路信号频率为f1,混频器频率为f2,那么发射的信号是不是由频率为(f1+f2)和(f2-f1)两个信号叠加在一起形成的信号啊。在接受过程中,数字下变频也是还原出了频率为f1的IQ两路信号我上述的理解对么
2018-08-20 06:03
发射本振泄漏LOL校正算法
2021-03-02 06:09
:LDSTS66444444444444004_BLO114FLO> 144flo14flo14flo14flo14fllo14flo14flo14fllo14flo14fllo14flo> 14fllo> 14fllo> 14.
2023-04-06 08:12
:如何在信源和信宿之间进行同步,以保持恒定和不间断的FLO。数据从设备到缓冲区到PC机? 以上来自于百度翻译 以下为原文Hello People, I've used 16 bit ADC,DMA
2019-07-29 15:02