应用程序4个部分。在硬件方面,系统采用32位的嵌入式微处理器EP9315作为主CPU。由于EP9315集成1/10/100 Mbps的以太网LAN控制器,因此只需外接物理层(PHY)接口芯片,即可实现
2021-10-27 06:30
如何利用强大的PCB设计软件Allegro实现了基于EP9315嵌入式系统的硬件电路设计。
2021-04-25 07:29
本论文主要论述了以EP9315和MAX2_EPM240为核心的嵌入式输入输出系统的设计。
2021-04-09 06:27
2012-03-05 11:03
ns,tAF应大于250 ns,tRDpw约为500 ns。2 EP9315(ARM920T)体系2.1 存储器结构和地址空间 &
2010-08-31 09:18
大家好,我是一个新的家伙使用PSOC Creator的IDE。我正在开发一个苹果设备接口附件。我正在使用UBIAP。这个组件遇到了一些问题。我已经删除了EP5、EP7和EP8在组件中。但是在翻译之后
2019-01-09 14:03
我使用68013A的16位从FIFO与FPGA通信。我通过68013A在PC和FPGA之间有两个连续的数据流。EP2被配置为四个缓冲的大容量,并且EP6被配置为等量缓冲的IN。为了共享FIFO的数据
2019-03-27 07:32
现在要设计一套USB主从机,在主从机之间,传输多路双向实时的音频数据,以及消息数据。 于是,使用自定义类。共使用3组端点,EP0(控制传输,双向,0x00,0x80),EP1(批量传输,双向
2018-10-25 08:41
嗨,我写信给论坛,因为我真的混淆了GPIF同步FIFO接口的关联线程套接字。我使用从同步FIFO例子(把DMA通道在汽车上)作为起点,但我现在无法继续。我的需要是:1)EP1使用自动DMA作为输入
2019-05-05 16:43
我用RAM把数据传送到EP8,如何让PC及时读取EP8缓冲器中的数据? 以上来自于百度翻译 以下为原文I use RAM to transmitt data to EP8,how can I let the PC
2019-04-26 08:44