您好,我利用NXP K10芯片(M4内核)硬件SPI 从机模式与AD7779 主机模式进行通讯读取AD7779 DOUT模式下第0,1两个通道的数据。 AD7779配置为:dclk: 1米 抽取率
2023-12-07 06:30
IDAC0:0X0F;DOUT/DRDY引脚既做数据输出,又做DRDY,寄存器读写都有效,为什么做DRDY时,DOUT/DRDY引脚低不下来为什么?这样操作与DOUT/DRDY引脚只做
2025-02-07 06:55
利用示波器观察AD7738芯片的RDY和DOUT管脚,为什么两管脚信号互相串扰?RDY信号和DOUT在RDY管脚都能看到两个信号,在DOUT管脚也都能看到两个信号。是不是芯片坏了?
2023-12-13 07:34
你好。我正在尝试使用下面的Xilinx FIFO,但我不明白为什么dout会在那时停止?在这一点上,fifo不再起作用了。有谁知道如何解决这个问题?我只是让你知道,aclk,wr_clk是192Mhz,bclk,rd_clk是100Mhz。
2020-05-04 07:14
AD7190的DVDD电压3.3V,AVDD电压5.0V, DIN,DOUT,SCK脚分别和MCU的IO口相连,CS接地,恒为低 想通过读AD7190的ID寄存器来确定通讯是否正常,code如下
2023-12-07 06:29
八个字节可以任意选择吗? 2、在每一个SCLK周期,DIN与DOUT是同时发生的吗? 3、接问题2.如果DIN与DOUT是同时发生的,那么在DIN选择的通道的数据是在本次DOUT还是在下一个时钟周期
2025-01-23 06:40
请问AD7683的DOUT驱动电流输出有多大,能直接驱动无源光耦(约10mA电流)吗?datasheet上并没有标明Dout引脚的驱动能力。而类似的LTC1864则有注明。
2018-08-31 10:20
外部中断不是需要把DOUT引脚配置成输入吗,但是在读取数据的最后都需要把DOUT引脚拉高,要把引脚拉高就要配置成输出,这样外部中断还能触发吗?
2021-11-23 20:27
ADS上电,DOUT/DRDY总是高电平,一直为高电平,多插几次电源,偶尔能正常启动DOUT/DRDY有正常的下降沿。 到底是怎么回事? 下面是启动顺序: InitSPI3SEL();//设置
2025-01-23 07:01
= wr_clk周期的两倍)。我的dout也缺少替代词。任何人都可以帮忙吗?以上来自于谷歌翻译以下为原文I am using a 16 bit wide fifo of depth 127
2019-02-26 06:05