我正在寻找Zynq-7000 AP SoC CLG400 XC7Z010的有效模量,CTE和Tg。使用您的包装进行SIP的热机械建模需要此数据。我还想知道最大允许结温是多少。
2020-07-30 08:16
FPGA.DQ [7:0]连接到DDR3.DQ [7:0]?我检查了“The Official Pinout”xc7z020clg484-pkg.txt我能相信这个吗? Stan Schekall
2019-09-19 09:03
\ORCADLIB\XC7Z020-3CLG400I\XC7Z0203CLG400I.DSN" -n "E:\CADENCE\ORCADLIB\XC7Z020-3CLG
2019-11-21 12:02
嗨!我使用zynq boardC7Z020-2CLG400I,在ug 865中提到PS_CLK必须在30 MHz和60 MHz之间。并且,在ug 585中也提到,对于使用33.33 MHz PS_CLK的128 KB FSBL,RSA认证时间大约需要56 ms。那么,我应该给PS_CLK多少钱。
2020-03-31 09:54
大家好,光盘里的原理图是Z7020_10_CLG400的,但是板子上芯片是7010 的,我想连个摄像头,找原理图上的 I2C ,带上拉的 I2C0 和 I2C1 连的是 7020 的引脚IO_L24P_T3_34 ,在预留的 CH1和 CH2 口中没找到这两个脚,
2017-05-14 20:37
我拿了Zynq FPGA,就像'XC7Z020CLG400ABX1521DKRTKL5291A1C'这样的数字,这是什么意思?我理解了一些像XC => xilinx商业广告,7Z => zynq 7系列,剩下部分意思我不知道?
2020-08-25 15:08
你好,我是Vivado程序的新手,我在Vivado创建新项目时应该选择哪个板块。在创建新项目时,我可以选择xc7z020clg484-1或xc7z045ffg900-2,但在Digilent网站
2019-03-28 06:27
我目前正在为XC7Z015设计一块电路板,但希望与XC7Z030保持兼容。从UG933第6章关于兼容性:“此外,bank 112包含两个未连接在XC7Z015-CLG485器件上的引脚,但它们连接
2020-08-24 09:30
嗨,你能告诉我在闪存存储器MT29F1G08ABADAWP-IT:D的vivado工具中设置的设置,来自制造商Micron与Xilinx Zynq Soc XC7Z020-2CLG400I一起
2019-03-27 10:14
嗨,Xilinx是否为零件提供原理图符号库?在我使用莱迪思之前,他们有很好的库。我正在寻找下一个设备的原理图符号:Zynq7000:XC7Z015-1CLG485CArtix-7:XC7A50T-1FGG484C谢谢,米科
2020-04-30 09:54