• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 元件库

    cyclone系列EP2c8q208c8n和ADV7123所在元件库名是什么,Altium designer09

    2014-11-15 21:31

  • FPGA实战演练逻辑篇54:VGA驱动接口时序设计之1概述

    了VGA/SVGA显示驱动设计的实例,而那里所涉及的ADV7123芯片的驱动接口便是一组典型的FPGA输出接口。对于FPGA设计而言,这些输出接口需要进行reg2pin的时序约束,本节我们就通过这个VGA

    2015-07-26 21:56

  • 请问ADV7123 240mhz是否可以用300Mhz的替换?

    请问ADV7123240mhz是否可以用300Mhz的替换?是否和显示器的分辩率有关系? 另外ADV7123JST240是否有替代型号?市面上假货和翻新品很多?有现货渠道吗?

    2023-12-12 06:12

  • ADV7123外接显示器亮度很低,求大神解决

    使用的ADC7123和74HCT245芯片,现在其他功能都正常,就是显示器亮度低,偶尔会有失去信号。显示器和数据线没有问题,ADC7123没有虚焊,唯独ADC7123的RED、GREEN、BLUE引脚电压过低,只有0

    2015-03-10 09:58

  • 请问ADV7123 240mhz是否可以用300Mhz的替换?是否和显示器的分辩率有关系?

    请问ADV7123240mhz是否可以用300Mhz的替换?是否和显示器的分辩率有关系?另外ADV7123JST240是否有替代型号?市面上假货和翻新品很多?有现货渠道吗?

    2018-08-13 07:26

  • FPGA实战演练逻辑篇60:VGA驱动接口时序设计之7优化

    们最坏的情况进行分析,然后得出相应的时序余量。左图的竖线条是时钟的latch沿,我们看在它前面9.713ns数据都是保持稳定的,完全满足ADV7123芯片datasheet上的0.2ns建立时间要求;右图

    2015-08-10 15:03

  • FPGA实战演练逻辑篇56:VGA驱动接口时序设计之3时钟约束

    Tc2t;时钟到达目的寄存器,即ADV7123芯片的引脚输入端,其路径延时为Tc2r,这个延时包括了时钟从PLL输出到FPGA引脚的延时以及时钟从FPGA的引脚到ADV7123引脚的延时,后者的延时

    2015-07-30 22:07

  • 怎么设计基于FPGA的视频格式转换系统?

    存储器件,带宽为32 bit,时钟速率为200MHz,数据速率为400 Mbps。视频解码芯片为TVP5147,视频DAC 采用高性能ADV7123

    2019-08-29 08:07

  • FPGA实战演练逻辑篇55:VGA驱动接口时序设计之2源同步接口

    ,发送端是FPGA,而接收端是ADV7123芯片。如果传输的速率比较高,那么数据和时钟上升沿的严格对齐则要依靠PLL产生可调相位的时钟信号来保证。不过,我们这个25MHz或者50MHz的时钟通过较好的时序分析和约束后,则不必动用PLL。(特权同学,版权所有)图8.25 源同步接口寄存器模型

    2015-07-29 11:19

  • 请问ADV7391能否替代ADV7390?

    我们有通过代理订货ADV7390BCPZ,但是出货的时候是ADV7391BCPZ 给我们的,说是可以兼容;目前我们在使用过程中,用ADV7391时结果是只有同步信号输出没有视频信息。在此问问 ADI

    2018-07-27 09:46