为了更好的摸底使用AD9694,根据ad9694-500ebz制作了一个小DEMO板,但是自己做的这个板子数据采集回来底噪在-98dbc左右(不加模拟时钟,空采),同样情况下我用ADI
2023-12-04 06:11
我在配置AD9694的过程中发现AD9694的采样率对应的线速率只有在6.75Gbps-13.5Gbps之间时,204b接口的锁相环才能锁定,现在想配置200M采样率,但是204B接口的锁相环无法锁定。 配置的参数是:L=2, M=2, F=2。
2024-07-03 06:18
我在配置AD9694的过程中遇到了AD9694输入时钟低于337.5MHz时,内部的serdes锁相环无法锁定的问题;但输入时钟高于337.5MHz时,如400M、600M就能锁定;0x56e寄存器
2024-06-21 14:27
我正在使用ad9694设计一款无线电设备。数据表中关于共同输入模式的介绍我没有理解。我的问题是: AC耦合输入,需要配置那些寄存器?如何配置? 寄存器0x18E0、0x18E1、0x18E2
2023-12-04 08:16
你好:使用AD9694的DDC出现以下问题,我配置的480MHz采样率,两倍抽取,JESD204B模式6,real输入,real输出,0_Hz模式。 我不灌信号做fft显示实数,中间有一个60MHz
2023-12-01 06:29
的后4位一直是F。用示波器sdo确定Ad9694输出的就是F。请发各位有没有遇到这样的问题。怎么解决呢?还是片子本身就是有这问题。
2018-09-25 11:27
NOPARTLIST1AD9129BBCZ2AD9136BCPZ3AD9230BCPZ-2104AD9234BCPZ-10005AD9239BCPZ-2506AD9245BCPZ-807AD9248BCPZ-658AD9253BCPZ-1059AD9253BCPZ-12510AD9254BCPZ-15011AD9255BCPZ-8012AD9265BCPZ-
2017-09-14 22:59
两片AD9694(采样率320Msps)同步采集,证实设计方案满足应用需求。3、雷达视频信号同步传输设计与实现以宽带测向接收机中多波束比幅测向为背景,设计了基于JESD204B协议的高速背板视频信号
2019-12-03 17:32
。JESD204B协议支持的确定性延迟特性保证了设计实现。验证方案的测试电路采用XilinxK7系列FPGA控制两片AD9694(采样率320Msps)同步采集,证实设计方案满足应用需求。3、雷达
2019-12-04 10:11
。包括 ADRF6612和ADRF6655在内的集成混频器技术继续推动着中频采样外差无线电的发展,可与AD9684和AD9694等新型中频采样转换器相结合,实现高度集成的低成本解决方案。这些新型ADC
2018-10-30 11:34