使用AD9528芯片,SP0接到3V3电源,SP1接到GND,IIC地址应该是1010100,但是IIC寻址却没有办法寻到,是我的设计什么地方存在问题么?附件是我的原理图及PCB,AD9680T1
2018-08-22 09:11
关于AD9528锁相环芯片没有输出的问题,输入采用sysref 单端,COMS电平,供电3.3v正常,查了硬件设计只有输入不一样,采用模式1:External SYSref 直通模式,寄存器配置
2019-02-21 13:59
正在配置ad9528,vcxo为80M,没有refa和refb,手册上说上电后out13应输出vcxo频率,上电后没有输出,但是配置芯片后,配置31.25m的时钟,有正常输出
2019-08-27 09:33
AD采集芯片为AD9680-1000,时钟芯片为AD9528。当 AD 采样时钟为 500MHz 时,jesd204B (串行线速 = 5 Gbps) 稳定。但是,当 AD 采样时钟为 800MHz
2025-04-15 06:43
第一次用这么高速的ADC,在阅读手册中,有些没搞明白,有如下几个方面:1.AD9680所有时钟设计应该遵循什么规则,感觉有点乱,这个时钟设计无从下手,如果用推荐的AD9528应该可以满足所有时钟需求了吧?2.我采集数据时不经过DDC应该如何设置,因为我要用原始数据输入进FPGA进行处理;
2018-08-13 07:28
第一次用这么高速的ADC,在阅读手册中,有些没搞明白,有如下几个方面: 1.AD9680所有时钟设计应该遵循什么规则,感觉有点乱,这个时钟设计无从下手,如果用推荐的AD9528应该可以满足所有时钟需求了吧? 2.我采集数据时不经过DDC应该如何设置,因为我要用原始数据输入进FPGA进行处理;
2023-12-13 06:18
用adrv9371+zc706评估板,自己开发。 用tes生成初始变量。 在headlee.c模板上,加入初始化我自己平台的代码,加入ad9528初始化配置代码。 根据模板文件的注释,加入
2023-12-12 08:05
用adrv9371+zc706评估板,自己开发。用tes生成初始变量。在headlee.c模板上,加入初始化我自己平台的代码,加入ad9528初始化配置代码。根据模板文件的注释,加入sysref以及
2018-08-10 06:57
DearSir/Madam, when i initialthe AD9371, the PLLs can be locked, including the 9528's PLLs,but when
2018-08-09 06:56
用FPGA对AD9516进行配置,配置正常。寄存器回读也对,也能对AD9516进行控制。但是,AD9516的内部锁相环不能稳定锁相。锁相检测信号不断地高低翻转。检查0x18寄存器中表示锁相状态的标志位,该标志位也是不停的调变。这个电路是一个多次用过的电路,以前一直非常好用,从来没有遇到这种现象。
2019-02-19 09:38