你好,我现在在使用ad9467-250来采集低频信号,在测试3Mhz部分时sfdr只有86,采样频率是102.4Mhz,请问有什么方法来提高sfdr吗
2025-04-24 06:05
目前测试情况为用AD9467采样,中频为10Mhz(13dbm),采样时钟为200Mhz,此时的snr约为70dbc,而当中频为250Mhz的时候,SNR约为53dbc,配置都是默认值,请问是什么原因呢?
2023-12-07 06:44
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2023-12-08 06:52
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2019-01-25 08:21
从数据手册看,AD9643芯片有两种管脚定义方式, 平行的LVDDS 和 多氧化(日/日/日/日)LVDS 。请问AD9643BCPZ-250属于哪一种管脚定义方式?
2023-12-06 06:54
NOPARTLIST1AD9129BBCZ2AD9136BCPZ3AD9230BCPZ-2104AD9234BCPZ-10005AD9239BCPZ-2506AD9245BCPZ-807AD9248BCPZ-658AD9253BCPZ-1059AD9253BCPZ-12510AD9254BCPZ-15011AD9255
2017-09-14 22:59
我的板子上使用的是AD9467-250,当采样率为180MHz左右,中频为140MHz左右时,SFDR大概有90,IMD大概有80多。但采样率为210MHz,中频为330MHz时,SFDR不到80,IMD不到70,请问这正常么,有什么办法能让高中频时的动态高一些?
2018-12-07 09:43
关于AD9467的使用中,输入信号的频率为450MHz,采样频率为120MHz 请问,寄存器36和107中的buffer current应该设置为多少能够达到最佳性能。 手册中只是写了大于250M时设置为210%,而这两个寄存器上限均为520%
2023-12-06 07:00
用zedboard开发板控制9467进行采集,读取了寄存器中的值,配置没有问题,采集的数据是错误的,数据没有什么变化,我输入的是信号峰峰值为2V,请问有没有人遇到类似情况
2017-05-17 10:18
用FPGA配置AD9467寄存器,能够从寄存器中读出AD9467的相应寄存器的默认值,但写不进去,为什么?既然能读出来,是不是说明我的时序没有问题?
2018-09-26 14:22