先上图: 我用SignalTap II仿真,然后我想改某个信号的触发边沿。 我是波形挡着,我不知道怎么去掉波形。 高手指教,谢谢
2023-05-11 19:45
quartus II新建了一个工程,编译都没问题,但是signaltap II里面一个信号都看不到是什么原因?
2018-06-30 10:24
用signaltap进行波形模拟时,本应该是方波信号却抓到锯齿波信号,有一个信号一直无输出,而且幅度改变也和程序设定的完全相反,求助大神这是怎么回事?
2017-05-13 21:58
用FPGA设计了spi的接收模块,用quartusII进行了时序仿真和门级仿真,结果均正确,如图所示但是将程序下载到FPGA后,用stm32的spi给FPGA发送数据,然后用signaltap查看
2016-10-20 15:05
直接将输入到FPGA的晶振时钟信号clk,利用语句assign clk_out = clk将其输出给其他的IC使用,在用signaltap II仿真的时候,看不到clk_out的波形(一直为低电平)。请问一下,这是什么原因?
2018-08-10 14:55
求教高手,为何我在使用SIGNALTAP II时发现每次只能看到一个数据的波形,
2014-03-30 17:31
本文将介绍SignalTap II逻辑分析仪的主要特点和使用流程,并以一个实例介绍该分析仪具体的操作方法和步骤。
2021-04-29 06:12
` 本帖最后由 wwwfcy233 于 2018-1-24 16:21 编辑 用signaltap进行波形模拟时,本应该是正弦信号却抓到接近直线的信号,幅度改变基本上看不出来,求助大神这是
2018-01-24 16:12
在尝试用Quartus II SignalTap工具的时候,发现很多信号都看不到,比如一个768bit的数据,看不到完整的,只能看到其中的一部分,这是一个图像数据,最后都会进行输出的,所以并不是
2017-11-08 09:54
各位路过的大神,帮我分析分析我用FPGA写AD9954时,AD的时钟clk接的是FPGA的外接晶振20M,然后倍频20倍到400M,串口通信时钟sclk也接到20M,用示波器可以看到clk和sclk是20MHz,用signalTap却捕捉不到sclk的变化,何解?
2018-09-03 14:40