各位大侠,小弟在设置SCU 模块时发现器第二个寄存器“SCU Configuration Register” 是只读属性,我们需要在该寄存器中设置哪几个cpu核需要进行一致性保护。但该寄存器是只读属性。是SCU的bu
2014-08-15 10:38
还是我自己的基于 buildroot 的 Linux 映像。他们俩以前都工作过。控制台日志上的错误消息是: [ 4.162577] imx-scu scu: RPC send msg timeout
2023-03-15 08:20
当我使用 scu 从 KS1 模式唤醒 A 核心时,它失败了。以下是我暂停和恢复系统的步骤:1、使用“echo mem > sys/power/state”让A核进入KS1模式以下是A
2023-04-14 07:45
,我可以对其进行编程和验证: Chip_SCU_PinMuxSet(3, 3, (SCU_MODE_FUNC1));Chip_SCU_PinMuxSet(3, 4, (SCU
2023-03-22 07:25
NXP 提供的另一份架构文档(System Controller Unit and I.MX Architecture)中,我找到了系统控制(SCU)负责启动设备的信息:遗憾的是上面的架构文档并没有指出
2023-04-19 10:39
什么构成了有效的 容器。我们有(某种)工具可以用来检查任意容器吗?我还想知道是否有人可以帮助我理解 i.MX8 启动流程。在这种情况下,我指的是i.MX8M Nano ,假设未启用安全启动SCU
2023-03-30 07:48
= XMC_GPIO_MODE_OUTPUT_PUSH_PULL, .output_level = XMC_GPIO_OUTPUT_LEVEL_HIGH,};#defineXMC_SCU
2024-01-31 07:23
Wdg_17_Scu_SetTriggerCondition函数打断点也可以进(WdgM_MainFunction -)。> WatchdogTrigger ->
2024-05-22 06:46
我想弄清楚在电源故障期间如何在 DDR 中完成 imx8m 低功耗管理。 1. 如何从 A53 之一命令 scu 将 DDR 置于自刷新模式。2. 一旦 DDR 处于自刷新模式,A53 会崩溃吗?一旦收到良好的电源信号,我们如何向 scu 发送命令以在正常模式下运
2023-04-07 06:36
SCU->DMAP_ADC.bit.ADC1_SQ1 = 1u;并配置和启用DMA。 考虑通过 SQ1 事件触发 DMA 通道 3,我认为这应该是 SQ1 转换结束事件。 DMA 操作未
2025-07-21 06:57