• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • ZGBU2510的相关资料分享

    编辑-ZGBU2510在GBU-4封装里采用的玻璃钝化硅整流二极管芯片,外壳采用环氧树脂,是一款大功率电源专用整流桥。GBU2510的浪涌电流Ifsm为250A,漏电流(Ir)为5uA,其工作时耐温

    2021-12-29 07:22

  • 免费PCB设计QA检查服务平台

    应广大网友的要求,特在此版块开设“免费PCB设计QA检查服务”。检查的项目我会以附件或QQ的形式向大家公布,利于大家相互学习,快速进步。有需要检查的网友可以发送至我邮箱或QQ。发送的时候最好是附带

    2013-05-27 19:31

  • 长城G2510彩电原理图相关资料分享

    长城G2510彩电原理图文件下载

    2021-06-29 09:15

  • 专业维修keithley2510吉时利keithley2510精密温控源表

    二手keithley2510吉时利keithley精密温控源表深圳市金诚电子仪器有限公司联系人:李建强***电 话:0755-29489781传 真:0755-29768532 QQ

    2018-05-17 22:06

  • 吉时利KEITHLEY2510美国二手keithley2510-AT精密温控仪

    吉时利KEITHLEY25102510-AT数字源表-------------------------------------------公司名称:深圳市捷威信电子仪器有限公司联系人:谭会平

    2021-08-04 16:47

  • 长虹G2510B彩电图纸相关资料下载

    长虹G2510B彩电图纸文件下载

    2021-06-01 06:35

  • TCL2510C彩电原理图清晰度低相关资料分享

    TCL 2510C彩电原理图(清晰度低)文件下载

    2021-06-24 06:40

  • RTQ2965GSP-QA

    RTQ2965GSP-QA

    2023-04-06 23:30

  • PCB设计的一些QA

    1. 如何处理实际布线中的一些理论冲突的问题 问:在实际布线中,很多理论是相互冲突的;例如: 1。处理多个模/数地的接法:理论上是应该相互隔离的,但在实际的小型化、高密度布线中,由于空间的局限或者绝对的隔离会导致小信号模拟地走线过长,很难实现理论的接法。我的做法是:将模/数功能模块的地分割成一个完整的孤岛,该功能模块的模/数地都连接在这一个孤岛上。再通过沟道让孤岛和“大”地连接。不知这种做法是否正确? 2。理论上晶振与CPU的连线应该尽量短,由于结构布局的原因,晶振与CPU的连线比较长、比较细,因此受到了干扰,工作不稳定,这时如何从布线解决这个问题?诸如此类的问题还有很多,尤其是高速pcb布线中考虑EMC、EMI问题,有很多冲突,很是头痛,请问如何解决这些冲突?多谢! 答:1. 基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的 地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。 2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard traces可能也无法完全隔离干扰。 而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。 3. 确实高速布线与EMI的要求有很多冲突。 但基本原则是因EMI所加的电阻电容或ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和PCB叠层的技巧来解决或减少EMI的问题, 如高速信号走内层。 最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。2. 在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时 钟 信号线,如何实现差分布线? 答:信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。 差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side实现的方式较多。 要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差。。。。。。。。采集

    2014-10-24 11:00

  • RTQ2569-33GQW-QA

    RTQ2569-33GQW-QA

    2023-04-06 22:37