大家好,快速问题:有没有办法只使用XPS连接RocketIO和Microblaze软核处理器用于virtex4 FGPA?我只是没有看到RocketIO的IP阻止。如果没有,连接它们的最简单方法是什么?
2020-06-18 16:11
RocketIO收发器怎么实现高速通信?
2021-05-26 06:28
我正在使用FF672 Virtex II Pro芯片。我正在输出一个序列来自顶级RocketIO MGT之一的成功。要访问这个MGT,我的system.ucf代码有以下行:INST
2020-06-01 16:39
嗨,可以告诉我MGT,GTP,GTX收发器之间的区别吗?Rocketio属于MGT还是GTP组?
2020-03-10 08:51
你好没有找到关于theug196 orug198用户指南中两块板/ fpgas之间RocketIO连接的最大长度的评论。可以使用RocketIO例如10米?以上来自于谷歌翻译以下为原文Hello
2019-02-19 10:46
PHY。我想知道如何设计SATA主机PHY?是否有可能通过VIrtex-5 FPGA RocketIO GTX收发器向导?在VIrtex-5 FPGA RocketIO GTX收发器向导中有这么多选择。所以我没有哪个选项可以检查或取消选中我的IP。所以请给我指导。
2019-09-20 11:02
本文给出了基于FPGA高速数据采集系统中的输入输出接口的实现,介绍了高速传输系统中RocketIO设计以及LVDS接口、LVPECL接口电路结构及连接方式,并在我们设计的高速数传系统中得到应用。
2021-04-29 06:04
大家好,我有一个简单的问题:MGT RocketIO的logiCORE向导提供了添加时钟校正序列,另一方面Xilinx提供了“BC”(和CHAR_IS_K信号)作为用于逗号校正的特殊字符。那么我可以选择时钟校正序列为1字节“BC”,在这种情况下,“BC”将具有双重目的:同时进行时钟校正和逗号对齐吗?
2020-06-18 06:41
在Virtex-5 FPGA RocketIO GTP收发器用户指南,UG196 2.1版,第230至236页中,有关于如何处理未使用或部分使用的磁贴的电源和其他引脚的信息。第231页的表10-7中
2020-06-04 16:51
嗨,我正在使用virtex5,我想设置rocketIO。我红了很多文档和用户指南,但因为有太多的东西我迷路了,我不知道如何开始。感谢向导,我能够生成IP核,但是在我失去了实现IP核之后。在生成的例子
2020-06-04 11:19