• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 圆片wafer成本计算

    Hi 各位大哥大姐  小弟想请教下如何核算wafer的成本呢?MPW,NRE,MP.... 拜谢ing....

    2009-12-23 10:54

  • 如何利用SoC FPGA进行工业设计及电机控制?

      工业市场的近期发展推动了对具有高集成度、高性能、低功耗FPGA器件的需求。设计人员更喜欢网络通信而不是点对点通信,这意味着可能需要额外的控制器用于通信,进而间接增加了BOM成本、电路板尺寸和相关NRE(一次性工程费用)成本。  

    2019-10-15 06:47

  • 集成电路应用四大技术比较

    要的时间更长。非经常性工程成本 (NRE)如掩模制造成本及硬件和软件开发成本。工艺越先进,NRE费用越高,这超出了许多应用的承受范围。

    2019-07-25 06:14

  • 如何利用SoC FPGA进行工业设计及电机控制?

    工业市场的近期发展推动了对具有高集成度、高性能、低功耗FPGA器件的需求。设计人员更喜欢网络通信而不是点对点通信,这意味着可能需要额外的控制器用于通信,进而间接增加了BOM成本、电路板尺寸和相关NRE(一次性工程费用)成本。

    2019-10-14 06:52

  • FPGA平台架构怎么应用在复杂嵌入式系统上?

    设计嵌入系统的主要挑战来自于需要同时优化众多设计因素。这些需要优化的设计因素包括单位成本、NRE(不可回收工程)成本、功率、尺寸、性能、灵活性、原型制造时间、产品上市时间、产品在市场生存时间、可维护性、可重配置能力、工程资源、开发和设计周期、工具、硬件/软件划分,以及其他许多因素。

    2019-09-19 06:04

  • SiliconCity柔性架构开发ASIC怎么样?

    ASIC的门密度范围。SiliconCity柔性架构可让设计人员针对多种产品变化型款,创建独特的基础晶圆架构,同时通过设计复用大幅缩短客户的设计时间,减少非经常性工程(NRE)成本,并降低开发风险。

    2019-08-29 06:00

  • 高密度IC设计中ASIC与FPGA选择谁

    在过去10年间,全世界的设计人员都讨论过使用ASIC或者FPGA来实现数字电子设计的好处。通常这些讨论将完全定制IC的性能优势和低功耗与FPGA的灵活性和低NRE成本进行比较。设计队伍应当在ASIC

    2019-07-15 07:00

  • ASIC原型验证的实现

    原型验证---用软件的方法来发现硬件的问题 在芯片tap-out之前,通常都会计算一下风险,例如存在一些的严重错误可能性。通常要某个人签字来确认是否去生产。这是一个艰难的决定。ASIC的产品NRE

    2019-07-11 08:19

  • 基于PSoC Express的透明无代码PSoC应用

    及数字组件。它具有混合信号ASIC的优势,同时又无需ASIC NRE或设计完成时间。从而帮助客户节约设计时间和板上面积,降低了功耗及系统成本。

    2019-07-16 08:17

  • SoC FPGA的电机控制IP模块和经过验证参考设计

    集成度、高性能、低功耗FPGA器件的需求。设计人员更喜欢网络通信而不是点对点通信,这意味着可能需要额外的控制器用于通信,进而间接增加了BOM成本、电路板尺寸和相关NRE(一次性工程费用)成本。总体拥有

    2019-06-24 07:29