F28379的每个ADC模块可以选择16个通道,第A个模块的ADCIN0-ADCIN5对应于引脚ADCA0-ADCA5,那ADCIN6-ADCIN15对应于什么引脚呢?
2020-07-25 11:28
请问,不管把外设分配给哪个核,这个外设的结果寄存器,两个核都可以读到吧,比如将ADCA 分配给cpu2 ,那么AdcaResultRegs.ADCRESULT0可以被cpu1 和cpu2 都能读到吧,只是cpu1 不再能配置ADCA了吧?
2018-10-12 14:44
EPwm1Regs.ETSEL.bit.SOCAEN = 1; // Enable SOC on A group 问题1:这个A组是什么意思?是指的ADCA中的使能吗 不包含其他ADC比如说ADCB
2018-09-28 14:39
through an internal connection. This can be enabled on channelADCIN13 on ADCA by setting the ENABLE
2020-05-29 08:52
至Ram中。在main.c写#pragma CODE_SECTION(adca1_interrupt_isr,"ramfuncs");//指定某函数在ram里运行MemCopy(&Ramfu...
2021-12-09 07:58
问题很简单,双核同时工作,cpu1有pwm1、2、3、11,adca,eqep1外设,cpu2有pwm4、5、6、12,adcb,eqep2外设。仿真情况下,两个核心外设都可以正常工作,但是烧写到flash启动后,cpu2中的pwm无法产生中断。请问TI工程师何解?注意仿真情况下是正常工作的。
2020-05-20 14:15
高压单相逆变评估板的说明书Solar HV DC-AC kit user Guide_Rev1.0 中的Q8,Q20,Q22,Q24是什么格式?以下是文档中的摘抄:ADCA1 is assigned
2018-12-07 11:38
采用F28377S芯片,调用INT1.1和INT1.7两个中断,如果两个都打开,却只能响应INT1.7,即TIMER0,只有关闭了INT1.7,才能响应INT1.1,即ADCA1,为什么呢?有谁碰到个这种情况吗?请指点一下。
2018-11-30 15:10
DCAEVT2和DCBEVT2 配制成CBC, 当ADCA2大于DAC时,则产生CBC事件,现在的问题是,当正端ADCINA2撤销后,PWM信号依旧封锁,并没有恢复,而限流希望信号撤销后PWM恢复,请问上面代码有什么问题吗
2018-06-13 06:14
#include#include#define uchar unsigned char #define uint unsigned int***it adca=P3^4;***it adcb=P3
2014-02-18 22:11