发文章
发资料
发帖
提问
发视频
0
搜索热词
大家好,我现在设计一个时钟源,由压控振荡器输出10MHz时钟,需要经过一个时钟合成器输出62MHz(jitter值小于2ps)作为高精度ADC和FPGA的时钟源,可是我在ADI官网上寻找了很久,发现符合要求的封装都比较大(大于5mmx5mm),请问大家有没有类似的设计?可否推荐下用什么型号的芯片啊?小弟谢谢了!
2018-09-25 11:36