对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。 时序设计如下:AD转换的周期为5.3us,,采样时钟为50MHZ,CFG配置为“11111111111111”; 采样RAC
2023-12-08 08:03
对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。 时序设计如下:AD转换的周期为80KHZ,,采样时钟为80MHZ,CFG配置为“11110101111001”; CNV信号一
2023-12-13 07:26
对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。时序设计如下:AD转换的周期为5.3us,,采样时钟为50MHZ,CFG配置为“11111111111111”;采样RAC模式
2018-07-27 08:54
对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。时序设计如下:AD转换的周期为80KHZ,,采样时钟为80MHZ,CFG配置为“11110101111001”;CNV信号一个周期
2019-01-14 14:26
对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。 时序设计如下:AD转换的周期为80KHZ,,采样时钟为80MHZ,CFG配置为“11110101111001”; CNV信号一个
2019-02-15 14:39
根据AD7682中文手册,上面写的是支持伪双极性输入,现在工程上,VREF接的是外置ADR4525提供的2.5V,让COM接的是基准2.5V分压后的1.25V,IN0-IN3输入的电压范围
2023-11-17 06:02
对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。 时序设计如下:AD转换的周期为80KHZ,,采样时钟为80MHZ,CFG配置为“11110101111001”; CNV信号一个
2024-01-12 06:11
AD7682请问VIO的参考地是与VDD一样,用模拟地GND,还是数字地DGND
2024-05-21 06:44
使用AD7682采样,上电之前VDD与GND之间阻值正常,上电后工作一段时间阻值只有几十欧姆,继续工作的话就短路了,请问什么情况会导致VDD与GND阻值变低。
2020-01-06 17:08
问题一: AD7682有一个引脚为COM,手册上说明的是这个引脚可以接0V或者VREF/2V,所有的通道都可以参考这个共模点。那么在什么情况下要接0V什么情况下要接VREF/2V呢?这个COM引脚
2023-12-14 08:26