• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • DRV8800

    DRV8800电机驱动IC,OUT+/OUT-波形好像有点不对劲,谁能帮忙看看

    2019-08-24 15:19

  • TI的工程师,请教个问题:drv8800芯片驱动有模板没?

    drv8800芯片驱动有模板没?请赐教,谢谢!!!

    2019-09-04 20:48

  • TI的电子工程请看过来DRV8800

    DRV8800的out+、out-波形貌似有问题,在线等,急。。。

    2019-08-24 15:49

  • IT8800电子负载在在电源、电池以及光伏行业的应用

    IT8800 作为一款高速高精度可编程直流负载,在电源、电池以及光伏行业具有广泛的应用,本文将盘点一下 IT8800 电子负载在这三方面的经典应用案例。

    2021-03-11 08:16

  • 请问什么是GTX_DOUBLE_RESET_CLK_IN?

    大家好,我使用IP CORE向导生成了两个GTX收发器。GTX0的线速为3.0 Gbps,参考时钟为375.0 MHz。GTX1的线速为1.5 Gbps,参考时钟为375.0 Mhz,尽管我也试过

    2020-06-19 09:03

  • Virtex 6 GTX耗尽资源的解决办法?

    您好,我正在使用Plan Ahead 14.7和Virtex6 xc6vlx240tff1759-2目标FPGA。我的设备中有一个PCIe内核,它使用了FPGA中可用的24个GTX通道。我有5个通信

    2020-06-17 07:46

  • 请问一下GTX底层是如何实现的?

    本文简单的介绍了GTX一些知识,不过从以上内容就可以大概知道GTX的底层是如何实现的,和上层的实现结构,其中的每一个部分都包含了很多的内容。

    2021-05-24 06:20

  • 请问GTP和GTX兼容吗?

    生成了一个TX唯一的Aurora 8b10b内核(GTP),为Virtex7生成了一个仅限RX的Aurora 8b10b内核(GTX)。我的参考时钟是125MHz,而我的DRP / INIT时钟都是

    2020-07-31 11:27

  • GTX的哪个设置会影响rx cdrlodk?

    我用k7 325t配置一个显示端口GTX rx,我用一个黄金显示端口tx发送数据,我发现GTX rx cdrlock每1秒或2秒为0。GTX的哪个设置会影响rx cdrlodk?

    2020-07-20 10:48

  • GTX的哪个设置会影响rx cdrlodk?

    我使用kintex-7 xc7k325tffg900-2配置显示器GTX rx(不带8b / 10解码),下面配置:线速为2.7 Gbps,参考时钟为135m,无编码,外部和内部数据宽度为20位

    2020-07-28 10:40