求解,如何用epm240t100c5n产生1ns的精确延时,时钟为100M
2014-10-17 16:31
现在需要做1nS脉冲发生器,FPGA可以做出来吗?1,据说FPGA主频达不到1GHz,那通过PLL或MCMM可以吗?如果主频到了,FPGA的普通IO口可以胜任这么高频吗?2,可不可以用FPGA内部
2018-03-05 20:03
本帖最后由 现在/明白 于 2018-1-24 10:10 编辑 门延迟大于cpu时钟?那cpu中的运算器是怎样工作的呢?它内部是不是低于1ns延迟的门电路呀?
2018-01-24 10:07
我需要把一个5V,长度1ns的TTL信号放大到8V,同时保持信号时间上不展宽,能否推荐合适的放大器选型?谢谢!
2018-09-29 15:17
现在需要做1nS脉冲发生器,FPGA可以做出来吗?1,据说FPGA主频达不到1GHz,那通过PLL或MCMM可以吗?如果主频到了,FPGA的普通IO口可以胜任这么高频吗?2,可不可以用FPGA内部
2021-09-10 10:39
现在有一个1MHz, 脉宽为1ns的信号 峰值约2V(由信号发生电路产生),要是使其放大而能够驱动一个二极管激光器。二极管激光器要求峰值电流1A到3A即可,也就是说 这个信号需要被放大到峰值电流
2011-07-23 18:03
用EPM240T100C5如何实现1ns的延时 ,比较稳定 ,用过lcell但延时不太精确而且不稳定,求个解决方案
2015-06-01 15:38
关于PCB布线的临界长度,查到经验数据是:当信号在pcb走线上的时延高于信号上升沿的20%时,信号会产生明显的振铃。然后还有个例子:对于上升时间为1ns的方波信号来说,pcb走线长度为0.2*6
2016-06-29 15:19
最近要做一个开关电路,开关速度最好是小于1ns,问一下各位有什么好的设计方案。
2018-12-10 09:34
`timescale 1ns/1ns modulewater_led(//global clockinput clk,inputrst_n,//user led outputoutput led0
2016-06-05 12:45