高速数字电路的仿真 介绍了专用于高速数字电路的仿真工具Hyperlynx,并使用它对高速
2009-03-20 14:11
高速数字信号的阻抗匹配有什么作用?传输线长度对高速数字电路的设计有什么影响?如何对高速
2021-04-21 06:00
高速数字电路中电子隔离比较
2012-07-23 11:07
导体的阻抗是频率的函数,随着频率的升高,阻抗增加很快。对于高速数字电路而言,电路的时钟频率是很高的,脉冲信号包涵丰富的高频成分,因此会在地线上产生较大的电压,则地线阻抗对数字电
2023-03-28 09:59
高速数字电路信号完整性分析与设计:信号完整性概述 传输线理论 PCB阻抗控制 拓扑与端接技术 时序计算 串扰与对策
2009-10-06 11:25
随着电子、电力电子、电气设备的应用范围越来越广泛,设备运行中产生的高密度、宽频谱的电磁信号充满了整个设备空间,形成了复杂的电磁环境从而造成了电磁干扰等情况。尤其在电源电路中,电磁环境最复杂,所受的干扰影响也最严重。本文中将就高速
2017-12-07 06:01
在高速数字电路中,由于串扰、反射、过冲、振荡、地弹、偏移等信号完整性问题,本来在低速电路中无需考虑的因素在这里就显得格外重要;另外,随着现有电气系统耦合结构越来越复杂,电磁兼容性也变成了一个不能不考虑的问题。
2019-08-08 15:39
等。保持数字信号的完整性以及上下沿的陡峭程度和射频微波(数字信号的高频谐波部分达到了微波频段)的低 损耗低失真传输一样。因此,在诸多方面,高速数字电路PCB选材和射频微
2019-09-17 11:50
高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。设计过程中要保持信号的完整性必须
2010-06-06 11:27
把电容放置在噪声源附近是,我们可以藉由减低Pkg电源层厚度,减少噪声的影响。 四、结论 最后,我们对高速数字电路如何中抑制噪声做一总结。首先,去耦电容的理想位置是放置在Pkg上;ESR增大虽能把极点
2018-09-18 15:47