• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • Xilinx Zynq-7000特性参数

    CPUCPU为Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平台升级能力强,以下为Xilinx Zynq-7000特性参数:电源接口和开关采用12V3A

    2021-12-30 07:55

  • Zynq DDR控制器参数配置资料介绍

    说一下配置的过程,如何从PDF中拿出参数来首先看一下Zynq MPSoC支持的DDR,这里的手册是UG1085,首先是最大支持多少

    2022-04-19 17:56

  • 关于Zynq的理论部分

    关于Zynq的理论部分,文大部分截图摘抄自《zynqbook》ZYNQ架构双核ARM Cortex-A9 处理器:ARM Cortex-A9 是一个应用级的处理器,能运行完整的像Linux 这样

    2021-07-23 10:11

  • 内联延迟参数太大

    你好,我是这个嵌入式程序的新手。我想眨一下2s延时的LED灯。AM使用OSC。FRQ30MHz,PIC-18F420,MPLABXIDE,XC8编译器。我得到一个错误的错误:(1355)内联延迟参数

    2019-10-22 12:19

  • zynq PS SPI复位延迟怎么解决?

    你好 ,为了复位SPI控制器,在UG585 Par'17.4.1中,写入:“写入SPI的slcr复位寄存器。写入1,经过一段延迟后写入0slcr.SPI_RST_CTRL [SPI0_REF_RST]和[SPI0_CPU1X_RST]位域。“我想知道确切的最短时间。谢谢 ,伊兰。

    2020-06-04 15:32

  • 面向Xilinx Zynq FPGA应用的PMP9335参考设计

    序列。特性专为 Xilinx Zynq FPGA 应用而设计采用 TPS84A20 和 TPS84320 降压稳压器模块的紧凑型解决方案和易于使用的设计受控的加电和断电序列要作为“插件”模块使用,假定在外部 PCB 上使用额外的大容量电容

    2022-09-19 07:37

  • 玩转Zynq连载28——[ex50] 第一个Zynq系统工程“Hello Zynq

    Zynq,而是如何新建Zynq系统模块、配置PS的参数、导出硬件、新建软件工程并且在线板级运行起来。流程很重要,大家在开始的时候总要先走一遍流程了解开发的全貌,然后再细细把玩,逐个精通。 2 新建

    2019-09-30 12:57

  • 用于 Xilinx FPGA Zynq 7 的电源解决方案

    所需的所有电源轨(包括 DDR3 存储器)。特性提供 Zynq FPGA 所需的所有电源轨可在 5V 至 12V 的宽输入电压范围内运行极高密度的 PCB 设计可节省电路板面积支持 DDR3 存储器

    2015-04-14 09:46

  • Xilinx Zynq-7000SOC的相关资料推荐

    CPUCPU为Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平台升级能力强,以下为Xilinx Zynq-7000特性参数:TLZ7xH-EasyEVM

    2022-01-03 07:50

  • ADS1283采集数据时,发现数据延迟参数不太正确,为什么?

    ADS1283采集数据时,发现数据延迟参数不太正确。手册给出了群延迟参数是31个DRDY信号,我的采集读取数据也是在31个DRDY信号后,但是采集的数据起始部分缺少了

    2024-11-26 07:21