注:本文转自赛灵思中文社区论坛,源文链接在此。本文原作者为XILINX工程师。以下为个人译文,仅供参考,如有疏漏之处,还请不吝赐教。本篇博文提供了一份视频列表,用于展示 (UG1209) 中
2021-12-23 06:53
EVAL MODULE FOR XILINX FPGA
2023-03-30 11:51
EVAL MODULE FOR XILINX FPGA
2023-03-30 11:56
EVAL MODULE FOR XILINX FPGA
2023-03-30 11:56
EVAL MODULE FOR XILINX FPGA
2023-03-30 11:51
Xilinx Artix7 DEVB_124X92MM 6~16V
2023-03-28 13:05
下载方案:HS2 二代高速下载方案,下载速度:最大 30Mhz通信方式:USB,下载接口:JTAG 14P 标准接口,支持开发环境:ISE、Vivado,工作电压:5V(USB 供电),工作电流:56mA@5V,工作温度:-40℃~+85℃
2023-03-28 13:06
Xilinx FPGAs - DC/DC, Step Down with LDO 3, Non-Isolated Outputs Evaluation Board
2023-03-30 11:56
:IP808。RJ45端口全部支持IEEE 802.3af/at标准PoE供电,最大供电功率达54W,智能功率管理,如果受电设备功率超过54W,系统启动PoE端口优先级机制,切断优先级低的端口供电。启动MAX开关,网线最长传输可达250M。预留光纤口,直接兼容,无需拆除网口上联
2017-08-10 11:31
本帖最后由 Hi-board 于 2011-11-17 14:30 编辑 Hi-board Xilinx XC95144XL-10TQG100开发板是针对广大Xilinx CPLD/FPGA
2011-11-17 13:12