你好,我目前正在修改电路设计,用xc7z045 FPGA取代xc7z020 FPGA。目前的设计使用与Zedboard相
2020-08-06 10:04
你好我们计划使用XC7Z020 PS部分的DDR3内置控制器将其连接到2个芯片[MT41K128M16] -32位数据宽度。我们计划再使用一个DDR3组件来支持ECC。请告知我们XC7Z020 PS中DDR3控制器引
2020-03-24 09:34
你好请告诉我们有没有带有看门狗的XC7Z020复位方案的参考设计。谢谢Pench
2020-03-24 09:43
我正在寻找Zynq-7000 AP SoC CLG400 XC7Z010的有效模量,CTE和Tg。使用您的包装进行SIP的热机械建模需要此数据。我还想知道最大允许结温是多少。
2020-07-30 08:16
可以成功运行xc7z020和xc7z030但是它无法完成xc7z015的“生成比特流”。在license.xilinx.com中我找不到xc7z015的许可证,我在哪里
2018-11-28 15:13
[Common 17-345]找不到功能'Synthesis'和/或设备'xc7z020'的有效许可证。请运行Vivado许可证管理器以获取有关确定哪些功能和设备已获得系统许可的帮助。解决方案:在
2018-12-24 13:59
偶尔它会制作一个文件。通常不会:“信息:[通用17-347]试图获得功能'实施'和/或设备'xc7z020'的许可信息:[通用17-349]获得功能'实施'和/或设备'xc7z020'的许可
2018-10-24 15:20
大家好,我最近买了一个新的Zynq xc7z020板。我的另一块电路板与我目前的设计相得益彰。然而,当我尝试使用位文件和直接从Vivado的程序管理器中的.ltx文件直接编程PL时,我会收到以下
2019-10-16 09:34
)上的代码。该代码适用于所有上述FPGA。几周前,我开始升级设计,以便在aZynq xc7z020 - clg484acx1433上运行。我正面临着这个董事会的一些问题。例如,当我尝试将我的设计合成
2020-03-27 10:26
GPIO位操作。4.zynq XC7Z010 gpio寄存器XC7Z010由4个bank组成,bank0有32个引脚,bank1有22个GPIO引脚,共54个GPIO引脚直接通过MIO直接连到PS上
2015-07-17 12:44