各位大神,请教一个问题。目前正在使用Xilinx新出的Vivado 软件生成DMA和PCIE集成的IP核,在此基础上又生成了一个example design,但是在仿真的时候报错。是Xilinx的这款产品不够成熟还是
2017-01-13 21:56
上,因此Xilinx PCIe教程中指出的MET驱动程序不兼容。我也试着看看在Xilinx上提到的Jungo WinDriver,但免费试用版下载页面看起来真的只是一个
2019-04-17 09:10
我正在使用以下设置:硬件: S32G-VNP-EVBBSP: BSP28当我连接基于 x1 的 PCI 卡时,u-boot 和 Linux 检测到相同的情况。PCIE0用于连接卡。将
2023-03-29 06:13
有没有一个示例设计通过其pciex4连接器在706board上运行pcie
2019-09-23 10:34
I.MX6 开发板OKMX6Q-C连接mini-PCIE无线网卡,找不设备,一般是什么问题。
2022-01-10 06:41
我们可以将多个 PCIe 设备 (IC) 连接到一般的单个 PCIe 控制器(在我们的案例中更具体地说是 NXP LS20xxA 处理器)吗? 例如,将四个不同的 PCIe
2023-05-05 07:35
设计和另一个FPGA PCIE PHY。我是否有机会直接在此FPGA芯片中将一个PCIE PHY TXP / TXN连接到另一个PCIE PHY RXP / RXN(类
2020-07-26 13:06
_trd/hardware/vivado/runs/z7_pcie_trd_2014.4.srcs/sources_1/ipshared/logicbricks.com/logicvc_v4_1/c764b255
2020-04-15 07:48
在vivado 2017.2.1的place_design phase4.1中找不到存档错误。这是日志声明
2018-11-07 11:36
连接了PCI Express外部端口。临界警告按摩是“[Vivado 12-1411]无法设置端口的LOC属性,InstanceU_pcieip / ... pcie
2018-11-13 14:10