• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 双口RAM概述及Vivado RAM IP核应用

    双口RAM概述 双口RAM(dual port RAM)在异构系统应用广泛,通过双口RAM,不同硬件架构的芯片可以实现

    2018-03-21 13:34

  • 使用VIvado封装自定IP并使用IP创建工程

    在FPGA实际的开发,官方提供的IP并不是适用于所有的情况,需要根据实际修改,或者是在自己设计的IP时,需要再次调用时,我们可以将之前的设计封装成自定义IP,然后在之后的设计中继续使用此IP。因此本次详细介绍使用VIvado来封装自己的IP,并使用IP

    2022-04-21 08:58

  • Tcl在Vivado的基础应用

    Vivado使用技巧的最大障碍,以至于两年多后的今天,仍有很多用户缺乏升级到Vivado的信心。本文介绍了Tcl在Vivado的基础应用,希望起到抛砖引玉的作用,指引

    2017-11-18 03:52

  • 如何升级Vivado工程脚本

    Vivado可以导出脚本,保存创建工程的相关命令和配置,并可以在需要的时候使用脚本重建Vivado工程。脚本通常只有KB级别大小,远远小于工程打包文件的大小,因此便于备份和版本管理。下面把前述脚本升级到

    2022-08-02 10:10

  • Tcl在Vivado的应用

    Xilinx的新一代设计套件Vivado相比上一代产品 ISE,在运行速度、算法优化和功能整合等很多方面都有了显著地改进。但是对初学者来说,新的约束语言 XDC 以及脚本语言 Tcl 的引入则成为

    2023-04-15 09:43

  • Vivado使用误区与进阶——在Vivado实现ECO功能

    关于Tcl在Vivado的应用文章从Tcl的基本语法和在Vivado的应用展开,介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用

    2017-11-18 18:26

  • Vivado实现ECO功能

    关于 Tcl 在 Vivado的应用文章从 Tcl 的基本语法和在 Vivado 的 应用展开,继上篇《用 Tcl 定制 V

    2023-05-05 15:34

  • Vivado 2017.1和Vivado 2016.4性能对比分析

    。总体而言,Vivado 2017.1比Vivado2016.4给出了更好的效果。虽然在测试1的结果有些相似,但是Vivado2017.1从测试2和3

    2018-07-04 11:23

  • IC设计关于ram的应用

    统计有效数据包的个数。 假设数据存在pkt_id,pkt_id为0~63,则ram的深度为64。pkt_id用于作为读写地址。RAM读延时为3个时钟周期。

    2023-11-17 17:36

  • Vivado里如何手动调整编译顺序

    通常情况下,一旦创建Vivado工程,添加了相应的RTL文件,Vivado会自动找到设计的顶层文件,正确地显示设计层次。在这个过程

    2023-01-06 09:27