• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • MCU复位RAM会保持吗,如何实现复位时变量数据保持

    在使用MCU时,通常大家默认MCU复位RAM会被复位清零,那实际MCU复位RAM是什么状态?如何让mcu

    2024-03-01 09:32 聚沃科技 企业号

  • 双口RAM概述及Vivado RAM IP核应用

    双口RAM概述 双口RAM(dual port RAM)在异构系统应用广泛,通过双口RAM,不同硬件架构的芯片可以实现

    2018-03-21 13:34

  • Tcl在Vivado的基础应用

    Vivado使用技巧的最大障碍,以至于两年多后的今天,仍有很多用户缺乏升级到Vivado的信心。本文介绍了Tcl在Vivado的基础应用,希望起到抛砖引玉的作用,指引

    2017-11-18 03:52

  • Tcl在Vivado的应用

    Xilinx的新一代设计套件Vivado相比上一代产品 ISE,在运行速度、算法优化和功能整合等很多方面都有了显著地改进。但是对初学者来说,新的约束语言 XDC 以及脚本语言 Tcl 的引入则成为

    2023-04-15 09:43

  • Vivado使用误区与进阶——在Vivado实现ECO功能

    关于Tcl在Vivado的应用文章从Tcl的基本语法和在Vivado的应用展开,介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用

    2017-11-18 18:26

  • VivadoPLL开发调用IP的方法

    在开发PL时一般都会用到分频或倍频,对晶振产生的时钟进行分频或倍频处理,产生系统时钟和复位信号,这是同步时序电路的关键,这时就需要使用到时钟向导IP,下面就介绍一下在vivado中进行PL开发时调用IP的方法。

    2018-12-22 15:14

  • Vivado实现ECO功能

    关于 Tcl 在 Vivado的应用文章从 Tcl 的基本语法和在 Vivado 的 应用展开,继上篇《用 Tcl 定制 V

    2023-05-05 15:34

  • Vivado 2017.1和Vivado 2016.4性能对比分析

    。总体而言,Vivado 2017.1比Vivado2016.4给出了更好的效果。虽然在测试1的结果有些相似,但是Vivado2017.1从测试2和3

    2018-07-04 11:23

  • IC设计关于ram的应用

    统计有效数据包的个数。 假设数据存在pkt_id,pkt_id为0~63,则ram的深度为64。pkt_id用于作为读写地址。RAM读延时为3个时钟周期。

    2023-11-17 17:36

  • Vivado在FPGA设计的优势

    Xilinx的新一代设计套件Vivado相比上一代产品ISE,在运行速度、算法优化和功能整合等很多方面都有了显著地改进。但是对初学者来说,新的约束语言XDC以及脚本语言Tcl的引入则成为了快速掌握Vivado使用技巧的最大障碍,以至于两年多后的今天,仍有很多用户缺

    2022-09-19 16:20