• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 分对的阻抗设置方法

    在Layout cross-section中设置正在使用的分对的阻抗为100欧,打开D:\diffPair\PCI2.brd。

    2019-06-03 07:31

  • 关于阻抗和特性阻抗的区别浅析

    分析传输线效应(transmission line effect)时, 可看出他们对信号衰减的影响程度。 分线的耦合是会影响各自的特性阻抗, 变的较小, 根据压原理(voltage divider

    2019-06-03 07:19

  • PCB分走线的阻抗控制技术(二)

    TDR测试,获得最准确的特征阻抗信息。阻碍真实测试的主要原因有以下两个:难以找到TDR探头的接地点,高速PCB设计人员不会在设计高速

    2019-05-29 07:49

  • 高压探头是什么

    的测试精度,所有有源高压探头的输出阻抗为50,可用于所有示波器和电压表。 高压探头

    2021-09-16 08:39

  • USB PCB设计建议和分布线的原则

    为了保证良好的信号质量, USB 2.0 端口数据信号线按照分线方式走线。为了达到USB 2.0 高速 480MHz 的速度要求,建议 PCB 布线设计采用以下原则:

    2019-05-23 08:52

  • PCB设计的分布线和阻抗匹配

    传输是一种信号传输的技术,区别于传统的一根信号线一根地线的做法,传输在这两根线上都传输信号,这两个信号的振幅相同,相位相反。在这两根线上的传输的信号就是

    2019-05-31 07:02

  • PCB设计高速分信号的布线技巧

    pcb上靠近平行走高速分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响传输距离,为什么?我在一些大公司的评估板上看到高速布线有的

    2012-03-03 12:37

  • 绘制USB2.O设备接口分线的经验

    ①在元件布局(PCB Layout)时,应将USB2.O芯片放置在离地层最近的信号层,并尽量靠近USB插座,缩短分线走线距离。②

    2019-05-23 08:54

  • 2 通道高精度ADC

    2 通道高精度ADC,带实时时钟,24*4 液晶的SOC特点 2 通道或单端4 通道、高精度ADC,24位输出,19 位有效位数 低噪声高输入

    2017-06-29 16:06

  • PADS PCB分线优势

    分信号在高速电路设计中应用越来越广泛,如USB、HDMI、PCI、DDR*等,承载分信号的分线主要优势有:抗干扰能力强,能有效抑制EMI、时序定位精确等,对于

    2019-05-20 09:32