• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 关于Virtex和Kintex UltraScale架构的FPGA和Vivado开发工具的机构要点

    基于UltraScale架构的FPGA实现数据传输机制是通过将高性能的并行专用IO接口和高速的串行收发器结合起来实现的,UltraScale架构的串行收发器传送数据的

    2018-06-11 08:51

  • 赛灵思UltraScale架构:业界首款ASIC级All Programmable架构

    UltraScale架构通过在完全可编程的架构中应用最先进的ASIC 技术,可应对上述这些挑战。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚

    2013-07-09 20:22

  • 赛灵思ASIC级UltraScale架构要素及相关说明

    ASIC级UltraScale架构要素包括海量数据流、高度优化的关键路径、增强型DSP子系统、3D IC芯片间带宽、海量I/O和存储器带宽、多区域类似ASIC时钟、电源管理、新一代安全和消除布线拥塞。

    2013-07-09 21:10

  • 利用Xilinx UltraScale架构大幅提升生产力

    许多市场和应用都对系统带宽和处理功能需求显著增长。无论是有线或无线通信、数字视频还是图像处理,更高的数据吞吐量要求都实现相同的结果,那就是所有系统组件的流量和要求都在提升。通过并行和串行I/O到达片上的数据也越来越多。数据必须经过缓存,然后再次以DDR存储器形式通过并行I/O或以串行存储器标准(如混合内存立方体(HMC)和MoSys 带宽引擎)形式再次通过串行I/O。数据从并行和串行I/O返回后,在传送到下个目的地之前必须在逻辑和DSP中进行处理。

    2018-07-12 14:33

  • 赛灵思业界20nm技术首次投片标志着UltraScale架构时代来临

    (可编程产业的首款ASIC级架构)的产品。UltraScale架构充分发挥Vivado设计套件中尖端EDA技术的优势,使客户能够快速开展新一代All Programmable创新。在28nm节点上,赛灵

    2018-01-12 05:49

  • 常见问题解答:Xilinx采用首个ASIC级UltraScale可编程架构

    Xilinx采用首个ASIC级UltraScale可编程架构之首款20nm All Programmable器件开始投片常见问题解答:什么是UltraScale 架构?

    2013-07-09 20:28

  • UltraScale可编程架构如何解决互连问题?

    它不仅能解决整体系统吞吐量扩展限制的问题和时延问题,而且直接应对先进节点芯片性能方面的最大瓶颈问题——互连。事实上,UltraScale架构能够从布线、时钟、关键路径及电源等四方面解决影响先进节点芯片性能方面的最大瓶颈问题——互连。

    2013-07-09 21:31

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20n

    2013-07-15 15:43

  • 基于URAM原语创建容量更大的RAM

    UltraRAM 原语(也称为 URAM)可在 Xilinx UltraScale +™ 架构中使用,而且可用来高效地实现大容量深存储器。

    2019-07-13 11:08

  • WP_491将浮点转为定点,大幅降低功耗和成本

    赛灵思器件和工具支持从二进制到双精度在内的多种数据类型。UltraScale 架构的可扩展精度提供极大灵活性,便于优化功耗和资源利用,同时满足设计性能目标要求。

    2017-09-21 15:39