• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 三态有哪三态_三态有什么特点

    本文开始介绍了三态的定义与三态的应用,其次对三态

    2018-03-01 14:47

  • 传输三态什么区别

    本文主要介绍了传输三态什么区别,三态就是指输出有种状态(0,1

    2018-04-08 15:33

  • 三态逻辑电路图大全(三态逻辑电路图)

    三态指其输出既可以是一般二值逻辑电路,即正常的高电平(逻辑1)或低电平(逻辑0),又可以保持特有的高阻抗状态。本文开始介绍了三态的定义,其次介绍了三态

    2018-03-01 14:03

  • 高阻实质意义和应用以及三态的详细分析

    低电平,随它后面接的东西定。三态,是指逻辑的输出除有高、低电平两种状态外,还有第种状态——高阻状态的门电路。高阻

    2017-12-25 11:27

  • 三态缓冲器介绍_三态缓冲器逻辑符号

    三态数据缓冲器是数据输入/输出的通道,数据传输的方向取决于控制逻辑对三态的控制。本文介绍三态缓冲器的逻辑符号。

    2018-01-11 10:42

  • 三态总线传输电路的工作特性及仿真研究

    Multisim仿真软件进行三态总线电路工作过程波形仿真分析,用环形计数器做实验中的信号源产生所需的各个控制信号、用脉冲信号源产生各数据输入信号,用逻辑分析仪多踪同步显示各个三态的控制信号、数据输入信号及总线输出信

    2020-04-18 12:50

  • 三态逻辑与非门基本输出状态及其应用电路解析

    三态,是指逻辑的输出除有高、低电平两种状态外,还有第种状态——高阻状态的门电路 高阻相当于隔断状态。

    2018-07-26 10:53

  • Versal HDIO OBUFT和IOBUF三态时序影响

    本文着重探讨 HDIO OBUFT 和 IOBUF 用例。如果含三态控制 (OBUFT/IOBUF) 的 HDIO 输出缓冲器的上电电压为 3.3 V 或 2.5 V 并且 Data(数据)控制信号与 Tristate(三态)控制信号的切换时间彼此相近,则可能会受

    2023-07-12 09:50

  • 三态逻辑电路的工作原理及其四种三态缓冲器介绍

    三态逻辑作为一种数字电子技术中的逻辑类型,允许信号线在种状态之间切换。本文介绍了三态逻辑电路原理并介绍了四种基本类型的三态缓冲器。如果你对

    2024-08-01 09:59

  • Verilog中的三态与双向信号详解

    在数字电路中,逻辑输出有两个正常态:低电平状态(对应逻辑0)和高电平状态(对应逻辑1)。此外,电路还有不属于0和1状态的高阻,高阻常用字母 Z 表示。

    2024-01-11 10:10