新手上路中,现要作pcb版,元件库里没有我要的原件,自己建元件库是不是要知道原件的封装和管脚的间距啊?不懂,求指导,主要是管脚的间距问题~~~~
2013-05-23 22:01
AD怎么对管脚间距窄的芯片单独设置安全间距呢? 其它地方的安全间距要求是0.254mm保持不变,但这个芯片的管脚
2019-10-08 01:17
请教:管脚之间距离过短,这个在规则里面那个地方设置啊规则查了一遍,也没找到管脚到管脚之间的间距设置
2019-04-03 06:48
在规则设置中,只对单个芯片(U8)设置规则是OK的,如下图:但如果对多个芯片(U5,U8...)一起设置安全规则的时候就不行了,如下图:请问大神,如果要同时设置U5和U8管脚的间距,应该怎么做呢?优先级都已经设置了,但还是不行。
2019-05-21 05:35
STM32F103管脚重映射总结
2017-10-24 10:20
,间距2.54mm,3连。12个。其中有个高压管脚(600V)二类是:φ0.6mm,引脚长6mm,间距2.54mm。9个三类是:0.4*1mm(方形),引脚长3mm。4个,外壳地。第一类如图第二类与第三类求各位大神帮
2015-09-14 17:12
小弟正联系使用AD09画PCB。进入铺地阶段。开发板的铺地是怎么实现的呢?开发板的铺地和元件的管脚之间的间距很大,但是我的铺地和管脚之间的距离很小,请问,如何设置?开发板的铺地:我自己的铺地:感激不尽呀!!
2019-01-18 06:36
` 本帖最后由 happy053000 于 2013-10-9 09:01 编辑 我用的 BGA封装的FPGA,有256个管脚,焊盘间距1mm,我设定的线宽为6mil ,线间距为6mil,扇出
2013-10-09 08:56
你会驱动Stm32的IO管脚,但是不一定会懂得这些基本的IO口知识,这篇文档为你总结了一下!
2015-10-29 11:09
在STM32的数据手册的管脚分配图中可以看到:PC14与OSC32_IN公用一个引脚,PC15与OSC32_OUT公用一个引脚,管脚配置如图1、图2、图3所示。它们的使用方法如下: 当LSE(低速
2017-12-04 16:55