那个对讲机的锁相环的程序怎么写?是基于STM32单片机的,锁相环芯片使用的是LMX2337
2014-04-09 08:18
数字锁相环设计源程序PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率.目的是从输入数据中提取时钟信号(Q5), 其频率与
2009-12-18 10:37
同步来实现锁相环同步的。关于更多的不同仪器的锁相环技术更详细的内容,参加如下附件的介绍。 LabVIEW、LabVIEW开发、LabVIEW编程、LabVIEW程序上文中提到的例子和资料,均在word
2022-05-31 19:58
本帖最后由 zhihuizhou 于 2011-12-21 17:43 编辑 锁相环PLL原理与应用 第一部分:锁相环基本原理 一、锁相环基本组成 二、鉴相器(PD) 三
2011-12-21 17:35
要实现锁相环的基本原理及工作状态,如何编写程序呢?
2014-06-11 21:33
模拟锁相环与数字锁相环的主要区别在哪里?
2023-04-24 10:48
有没有大神有用Verilog代码写的数字锁相环程序呀,求 。谢谢
2017-07-05 22:54
最近在搞锁相环,总是有问题,功能无法实现,特求一个可以锁住输入信号频率为0.01~1Hz的数字锁相环程序参考参考,最好有注。参数达不到也没关系,我可以自己修改。谢谢大神们啦!
2016-08-28 17:33
目录一、时钟树示意图简介二、时钟①②③④+锁相环的介绍2.1 时钟①②③④的介绍2.2 锁相环(PLL)的介绍2.3 STM32F4为什么有两个锁相环?
2021-08-12 08:13
锁相环仿真,可以参考一下!
2012-08-13 09:11