请问有没有可以用硬件电路设计占空比固定,频率可调的脉冲输出电路,纯硬件,谢谢大家了
2015-10-22 15:40
本人需要一个电路设计方案, 大致要求是 将一个窄脉冲(大概1微秒宽度,幅值5V正脉冲), 经过电路放大驱动一个几十欧姆的负载。负载的驱动电压需要200~500V, 整个
2016-06-12 09:25
STM32的DAC上电时输出一个幅值100mV,脉宽5ms的脉冲,影响后面电路的工作,怎么去掉这个脉冲呢?
2023-10-28 06:08
医用产品里的EMS和DDS是如何实现的?养生行业的微电怎样做体验更加的舒服,电路设计
2023-11-27 20:03
推荐课程:张飞软硬开源:基于STM32的BLDC直流无刷电机驱动器(视频+硬件)http://url.elecfans.com/u/73ad899cfd是不是脉冲电路设计有问题?
2019-06-24 14:32
如何使用STM32核心板进行电路设计与制作
2021-10-13 09:17
想要保持探测器输入的窄脉冲信号的峰值,输入脉冲宽度大概10ns,重频几十Hz,要实现峰值保持时间为几毫秒,该使用哪种峰值保持电路设计,电压型峰值保持电路能达到要求吗?
2016-07-28 16:48
在数字电路设计中,当需要将一输入的窄脉冲信号展宽成具有一定宽度和精度的宽脉冲信号时,往往很快就想到利用54HC123或54HC4538等单稳态集成电路。
2019-11-05 06:07
光耦型号是HCPL0531 高速光耦,正确的内部结构如下图。如上图所示,高速脉冲输出电路,脉冲频率最高可达200K,光耦前端电压为3.3v,光耦后端为三极管集电极开路
2019-05-30 04:36
目的:单极性PWM信号(FPGA产生1.6MHz/3.3V)衰减到-95mV~-105mV单极性脉冲,输出阻抗50欧姆。 思路:参考TI的应用手册《sloa058.pdf》衰减电路设计,采用运放
2024-08-16 07:41