串行总线协议PCIe、ASI和sRIO之间有什么不同?
2021-05-25 07:05
嗨, 我想通过srio协议将数据从我的模块(fpga)发送到其他模块(tc6678texas处理器)。我想知道是否有任何中断来启动转移?感谢致敬M LOKESWARA REDDYBEL
2020-04-30 09:31
,并使用正确的连接线将它们连接起来。 按照规格书的要求进行连接,确保连接的稳固性和可靠性。 在FPGA和通信设备上配置SRIO接口的软件驱动程序和相关设置,确保两端的通信协议和参数设置一致
2024-06-27 08:33
我在做fpga与dsp的SRIO通信,我用的是论坛上提供的SRIO test程序,目前dsp端能够实现端口0的外部回环测试。fpga端的协议还没做通,我想用dsp直接给fpga发包,fpga根据收到
2018-06-21 10:45
不是太懂SRIO,至少SRIO协议我没完全看过,O(∩_∩)O~,为了给客户写这些东西,我也查阅了很多资料和书籍,如果有不对的地方,欢迎大家讨论和指正。(论坛上的SRIO
2018-06-19 04:30
; FPGA 1、STK中的external line loopback工作方式好像满足我的需求,但似乎前提是连接双方必须在SRIO协议基础上建立物理层的连接才可以进行测试。由于FPGA端
2018-06-21 06:25
您好,我最近在看C6474的SRIO。 目前手头只有TI官方的C6474的SRIO的资料《TMS320C6474 DSP Serial RapidIO (SRIO) User's Guide》。但是发现该文档读不懂。
2018-06-21 02:35
C6678和C6455使用SRIO通信,1x4p模式,3.125G,其中C6678使用TI的PDK中SRIO LLD 发现C6455发送过快时候C6678的接收缓存不够,触发StarvationQ
2018-06-21 09:01
各位好! 参考Ti给的例程,发现SRIO中断是直接配置寄存器,然后再SRIO_vector.asm文件中完成中断服务函数入口的映射,而主机PC和DSP的交互是通过利用CSL库函数来完成中断配置,我想问一下:两种中断配置方式能同时写在同一个函数里面吗?
2018-06-21 08:43
你好,我想请教一个问题,就是我用6474 SRIO,每次发送完一个4Kbyte包后,我需要SRIO响应一个中断。而不是像例程这样:/* Wait for the completion
2018-06-21 14:20